[软件设计师]某种机器的浮点数表示格式如下(允许非规格化表示)。若阶码以补码表示,尾数以原码表示,则1 0001 0 0000000001表示的浮点数是( ) 。具体题目如下:

答案:B 

解析:根据题目意思阶符为1,阶码为0001,数符为0,尾数为0000000001,题目说阶码以补码表示,那我们先将补码转换为原码,补码为10001(为负数),反码为10000,原码为11111转换为十进制为-15,即阶码为-15,基数为2,得到2^-15;很多同学不理解,尾数部分00000000001其实是0.0000000001(位权从2^-1开始,从左往右为2^-2,.......),即2^-10,最后得到2^-15×2^-10

  • 1
    点赞
  • 6
    收藏
    觉得还不错? 一键收藏
  • 2
    评论
软考中级软件设计师学习笔记 World版本 下载后可直接打印作为2020年上半年考试的复习资料用 1.CPU 的功能的功能:程序控制、操作控制、时间控制、数据处理。 2.计算机系统组成示意图计算机系统组成示意图: 3.数据表示数据表示原码、反码、补码、移码。(0 为正,1 为负) 4.移码移码:如果机器字长为 N,偏移量为 2N-1,则[X]移=2N-1+[X]补(X 为纯整数)。[X]移=1+X(X为纯小数)。 5.IEEE754:符号位(1 位,0 正 1 负)+阶码(8 位,+127)+尾数(23 位,小数点在最高位之后,随后省略最高位)。 6.浮点数加减浮点数加减:0 操作数检查,对阶操作(小阶变大阶),尾数加减(阶码用双符号位,尾数用单符号位),结果规格化,舍入处理(判定溢出)。 7.常用校验码常用校验码:奇偶校验码(只能检错)、海明码(纠错加检错)、循环冗余校验码(CRC)。 8.计算机体系结构分类计算机体系结构分类:单处理系统,并行处理与多处理系统,分布式处理系统。 9.指令集的发展:CISC(复杂指令集计算机):增强原有指令的功能,用更为复杂的新指令取而代之;RISC(精简指令集计算机):减少指令总数简化指令功能,优化编译降低复杂度。 10.指令控制方式指令控制方式:顺序方式,重叠方式,流水方式。 11.RISC 中的流水线技术中的流水线技术:超流水线技术,超标量技术,超长指令字技术。 12.并发性的解决并发性的解决:阵列处理机,并行处理机,多处理机。 13.主存与 cache 地址映射方式地址映射方式:全相联映射-将主存一个块的地址与内容一起存入 cache 中,计算机 硬件系统 软件系统 输入设备 输出设备 存储器 运算器 控制器 内存储器 外存储器 算术逻辑单元ALU 累加寄存器AC 数据缓冲寄存器DR 状态条件寄存器PSW 指令寄存器IR 程序计数器PC 地址寄存器AR 指令译码器ID 中央处理单元 CPU 寄存器组 控制总线 ROM RAM
软考 中级 程序设计师第五版 笔记 软件设计师笔记 一、 计算机系统基础知识 1.CPU 的功能:程序控制、操作控制、时间控制、数据处理。 2.计算机系统组成示意图: 3.数据表示原码、反码、补码、移码。( 0 为正, 1 为负) 4.移码移码:如果机器字长为 N,偏移量为 2N-1,则[X]移=2N-1+[X]补(X 为纯整数)。 [X]移=1+X( X 为纯小数)。 5.IEEE754:符号位( 1 位,0 正 1 负) +阶码( 8 位,+127) +尾数( 23 位,小数点在最高位之 后,随后省略最高位)。 6.浮点数加减: 0 操作数检查,对阶操作(小阶变大阶),尾数加减(阶码用双符号位,尾数用 单符号位),结果规格化,舍入处理(判定溢出)。 7.常用校验码:奇偶校验码(只能检错)、海明码(纠错加检错)、循环冗余校验码( CRC)。 8.计算机体系结构分类:单处理系统,并行处理与多处理系统,分布式处理系统。 9.指令集的发展:CISC(复杂指令集计算机):增强原有指令的功能,用更为复杂的新指令取 而代之; RISC(精简指令集计算机):减少指令总数简化指令功能,优化编译降低复杂度。 10.指令控制方式:顺序方式,重叠方式,流水方式。 11.RISC 中的流水线技术:超流水线技术,超标量技术,超长指令字技术。 12.并发性的解决:阵列处理机,并行处理机,多处理机。 13.主存与 cache 地址映射方式:全相联映射-将主存一个块的地址与内容一起存入 cache 中, 计算机 硬件系统 软件系统 输入设备 输出设备 存储器 运算器 控制器 内存储器 外存储器 算术逻辑单元 ALU 累加寄存器 AC 数据缓冲寄存器 DR 状态条件寄存器 PSW 指令寄存器 IR 程序计数器 PC 地址寄存器 AR 指令译码器 ID 中央处理单元 CPU 寄存器组 控制总线 ROM RAM 拷贝灵活但是比较器电路难设计实现;直接映射-一个主存块只能拷贝到 cache 的特定行上 去,硬件简单成本低但是容易冲突效率下降;组相联映射-主存块放到哪个组是固定的,但 是放到哪一行是灵活的,折中办法广泛采用。 14.虚拟存储器:页式:页表硬件小,查表速度快但不利于存储保护;段式:界限分明便于 程序的模块化设计,易于编译修改和保护,但主存利用率低,产生大量碎片,查表速度慢; 段页式:折中办法,广泛采用,但地址变换速度比较慢

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值