CSDN 1

这篇博客介绍了哈尔滨工业大学计算机组成原理实验,内容包括了解运算器的组成结构,学习使用TDX-CMX实验台进行基本运算器实验,阵列乘法器验证实验。实验涉及ALU的逻辑、算术和移位运算,以及Quartus环境下下载SOF文件到FPGA的操作流程。实验总结强调了动手能力和理论知识的结合。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

    本实验为哈尔滨工业大学计算机组成原理实验,实验内容均为个人完成,目的是分享交流,如有抄袭将追究责任,笔者能力有限,若因此影响读者的分数,本人深表抱歉。

 一、 实验目的

  1. 了解运算器的组成结构
  2. 基于数据通路图,观察并分析运算器的工作原理
  3. 基于信号时序图,观测并分析运算器的工作原理

二、 实验预习

1.学习使用 TDX-CMX 实验台,然后回答下列问题。

实验台上“时序与操作台单元”中 KK1 功能是选择时序单元的工作状态,KK2 功能是选择时序单元的节拍信号,ST 功能是产生一个节拍信号;方波信号 300Hz、30Hz 和 3Hz 位于实验台的时序与操作台单元单元,ALU 位于实验台的 ALU&REG单元,数据输入位于实验台的 IN单元单元(我看指导书上写的ALU的输入是IN单元 但是不理解为啥输入AB寄存器要通过CON上的SD17等),数据总线和地址总线位于实验台的系统总线单元。

评论 22
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值