CSDN 2

本文详细介绍了两个嵌入式实验,包括静态RAM的读写操作和Cache映射机制的模拟。在静态RAM实验中,重点在于理解RAM的工作特性和数据读写原理,以及通过实验验证地址线、数据线和控制线的功能。而在Cache实验中,探讨了直接映像地址映射方式,解释了地址变换过程,并通过FPGA实现Cache控制器进行实验操作,观察和记录Cache命中与失效的现象。
摘要由CSDN通过智能技术生成

实验一----静态RAM

一、实验目

  1. 掌握静态随机存储器 RAM  工作特性及数据的读写方法。
  2. 基于信号时序图,了解读写静态随机存储器的原理。

二、实验预

1、阅读实验指导书,然后回答问题。

实验所用的静态存储器由一片 6116(2K*8bit )构成(位于MEM 单元),6116 有三个控制线:CS 表示( 片选线 ) ,   OE 表示(  读线) ,   WE 表示( 写线 ) 其功能如实验指导书表 2-1-1 所示,当片选有效CS=(0 )时,OE=() 时进行读操作,WE=(<

评论 9
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值