头歌计算机组成原理实验—运算器设计(4)第4关:16位快速加法器设计

该实验旨在让学生理解成组进位原理,并在Logisim环境中使用4位先行进位和快速加法器子电路构建16位快速加法器。学生需完成16位加法器的电路设计,测试其功能,并分析时间延迟。实验提供了一定的测试案例以供验证设计的正确性。
摘要由CSDN通过智能技术生成

第4关:16位快速加法器设计

实验目的

帮助学生理解成组进位产生函数,成组进位传递函数的概念,熟悉 Logisim 平台子电路的概念,能利用前述实验封装好的4位先行进位子电路以及4位快速加法器子电路构建16位、32位、64位快速加法器,并能利用相关知识分析对应电路的时间延迟,理解电路并行的概念。

视频讲解

####实验内容 在 Logisim 中打开 alu.circ 文件,在对应的子电路中利用四位先行进位电路和四位快速加法器构造十六位组间先行进位,组内先行进位快速加法器,并验证其功能是否正常,快速加法器引脚定义如图所示。其中 X,Y 为16位相加数,Cin 为进位输入,S 为和数输出,Cout 为进位输出,G,P 为16位成组进位生成函数和成组进位传递函数。

电路框架

alu.circ

电路引脚

信号输入/输出位宽说明
X输入16 位加数
Y输入16 位加数
C0输入1 位进位输入
S输出16 位运算和
C16输出1 位最 16 位进位位
C15输出1 位第 15 位进位位
G*输出1 位成组生成函数
P*输出1 位成组传递函数

电路测试

完成实验后,利用文本编辑工具打开 alu.circ 文件,将所有文字信息复制粘贴到 Educoder 平台的 alu.circ 文件中,再点击评测按钮即可进行本关测试。平台会对你设计的电路进行自动测试,为方便测试,请勿修改子电路封装,本关测试用例如下:

 
  1. Cnt X Y C0 Sum G P C16 C15
  2. 00 8001 0005 0 8006 0 0 0 0
  3. 01 2ece ea08 1 18d7 1 0 1 1
  4. 02 c8df e0e1 1 a9c1 1 0 1 1
  5. 03 9591 d843 0 6dd4 1 0 1 0
  6. 04 2f12 3a2a 0 693c 0 0 0 0
  7. 05 ba6a b8da 1 7345 1 0 1 0
  8. 06 cb1c 9d86 0 68a2 1 0 1 0
  9. 07 4649 fad8 0 4121 1 0 1 1
  10. 08 bc08 4570 0 0178 1 0 1 1
  11. 09 3a12 d42b 0 0e3d 1 0 1 1
  12. ...

常见调试问题

为什么左右两边的内容完全一致,还判我错啊!

显示窗口没有显示完整,左右移动一下就会发现不一样的地方了。


开始你的闯关任务吧,升级打怪中....

参考答案:

直接复制代码,字数太多,发不了,后续会上传文件

参考电路图

如果对你有所帮助,感谢点赞加收藏!

完整的代码可以到【WRITE-BUG数字空间】我的个人学习圈查看。

附上链接:

https://www.writebug.com/article/d06cb88a-f626-11ed-ada1-0242ac1a0006icon-default.png?t=N7T8https://www.writebug.com/article/d06cb88a-f626-11ed-ada1-0242ac1a0006

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值