基于Mutisim的数字时钟设计

本文介绍了一个基于Multisim的数字时钟设计,涵盖了晶体振荡合并分频、译码驱动及显示、计时、校时、整点报时和闹钟电路的详细设计。设计采用了74LS系列芯片,包括74LS47、74LS160、74LS04、74LS20等,并讨论了如何通过按钮解决校时的抖动问题。此外,还探讨了拓展功能如整点报时和闹钟定时电路的设计思路。
摘要由CSDN通过智能技术生成

Warning:以下是王富贵同学以及小组成员的总体设计,需要源文件可私信寻求帮助,下文所有内容如有侵权请联系我删除。

设计意义综合运用电子技术(模拟电子线路,数字电子线路)课程所学知识,设计、安装、调试具体的电子线路(不使用单片机、ARMFPGA等),并写出电路系统设计报告。初步了解工程设计实践的一般过程和步骤,初步掌握其一般技能

设计要求能够准确计时具有时、分、秒数字显示: 235959秒形式;具有校时功能(拓展功能:闹钟系统;整点报时)

数字式时钟电路设计框图

评论 5
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值