黑金 AX7020 开发板原理图学习分享第二部分 电源及网络芯片详解

黑金 AX7020 开发板原理图学习分享第二部分 电源及网络芯片详解

一,电源

1.POWER TREE
在这里插入图片描述
2.TLV62130RGT

表 2.1 电源芯片引脚定义
https://icviews-1314446280.cos.ap-beijing.myqcloud.com/files/aa95f57f-8375-431a-94d9-adf2b4bcc31c.png
在这里插入图片描述

图 2.1 测量信息数据表及典型电路

根据手册给出的测量信息数据表和典型电路,可以搭建合适的电源转换电路。其输出电压值由 R1,R2 的值共同决定。
在这里插入图片描述

TLV62130 可以通过使用从 VOUT 到 AGND 的电阻分压器来编程为从 0.9V 到 5V 的输出电压。FB 引脚处的电压被调节到 800 mV。输出电压值由公式中选择的电阻分压器设定。建议选择允许电流至少为 2uA 的电阻值,这意味着 r2 的值不应超过 400kΩ。较低的电阻值被推荐为最高的精度和最稳健的设计。

二,网络

1.GPHY 芯片

1.1 RTL8211E-VL 推荐应用框图及黑金 AX7020 开发板内应用
在这里插入图片描述

图 1.1 RTL8211E-VL 推荐应用框图

在这里插入图片描述

图 1.2 RTL8211E 黑金 AX7020 开发板内应用

1.2 千兆以太网系统搭建

数据流动过程:网络数据–>RJ45 接口–>网络变压器–>网络 PHY 芯片–>MAC–>CPU

Zynq-7000 系列,PS 部分包含两个千兆以太网 MAC 层硬核,该模块负责实现千兆以太网标准协议(该芯片支持 1000Base-T IEEE 802.3ab、100Base-TX IEEE 802.3u、10Base-T IEEE 802.3)数据的封装与解封。同时负责适配硬件 PHY 物理接口,组成物理层通讯接口。

MAC 通过 RGMII[1] 接口与 PHY 进行通讯, 通过 MDC/MDIO 管理接口,配置并读取 PHY 芯片内部各寄存器。

PHY 是物理接口收发器,它实现物理层,IEEE-802.3 标准定义了 PHY 标准。PHY 在发送数据时,收到 MAC 过来的数据,然后将并行数据转串行数据流,再按照物理层编码规则将数据编码,再转模拟信号送出,接收反之。

PHY 还有一个重要功能就是实现 CSMA/CD 部分功能,它可以检测到网络上是否有数据在传送并通过 LED 显示自己目前的连接状态和工作状态(对应芯片 32、34、35 的 LED[0-2] 功能)。

PHY 与隔离变压器通过 MDI[2] 连接。

隔离变压器:把 PHY 发送出来的差分信号用差分耦合线圈耦合滤波以增强信号,并通过电磁场转换耦合以连接至网线另外一端。这样做的优点是:PHY 与网线之间无直接物理连接,隔离信号中直流分量且对信号进行增强。

1.3 RTL8211E 供电

电源供电有:3.3V 电源供电、1.5V 或 1.8V RGMII 供电、1.05V AVDD10 及 DVDD10 供电。

开发板 RGMII 选择 1.8V 供电。

3.3V 电源和 1.8VRGMII 供由两片 TLV62130RGT 转换提供,1.05V 由芯片引脚 REG_OUT 提供。

1.4 RTL8211E 芯片引脚

格式,引脚编号,名称:类型 [3],功能。

1、2、4、5、7、8、10、11,MDI[0]+、MDI[0]-、MDI[1]+、MDI[1]-、MDI[2]+、MDI[2]-、MDI[3]+、MDI[3]-:I/O,PHY 芯片向变压器输出的四路差分信号。

13,RXCTL/PHY_AD2:O/LI/PD, 向 MAC 发送控制信号/PHY 地址配置。

14,RXD0/SELRGV:O/LI/PU,接收数据第 0 位/打开芯片 RGMII 上下拉。

16,RXD1/TXDLY:O/LI/PD, 接收数据第 1 位/RGMII 发射时钟定时控制,1:向 TXC 添加 2ns 延迟以便于 TXD 锁定。

17,RXD2/AN0:O/LI/PU,接收数据第 2 位/自动协商(Nway)配置第 0 位。

18,RXD3/AN1:O/LI/PU,接收数据第 3 位/自动协商(Nway)配置第 1 位。

19,RXC:O,接收时钟 125MHz(1000Mb/s)、25MHz(100Mb/s)、2.5MHz(10Mb/s)。

20,INTB:O/OD,中断。

22,TXC:I/PU,具体设置同 RXC。

23-26,TXD0-TXD3:I/PD/PU,发送数据,数据通过 TXD 从 MAC 传输到 PHY[3:0]。

27,TXCTL:I,从 MAC 接收控制信号。

29,PHYRSTB:I,硬件重置。

30,MDC:I/PU,管理数据时钟。

31,MDIO:IO/PU,数据出入管理,决定是否提供 2.5/3.3/1.5/1.8 上拉。

32,LED2/RXDLY:O/LI/PD,无默然按照手册表 19 配置/RGMII 接收器时钟定时控制,向 RXC 添加 2ns 延迟以便 RXD 锁定。

33,PMEB:O/OD,电源管理。

34,LED0/PHY_AD0:O/LI/PU,LED 闪烁,数据开始传输或者接收/PHY 地址配置第 0 位。

35,LED1/PHY_AD1:O/LI/PU,LED H, 链路开启,L, 链路关闭/PHY 地址配置第 1 位。

38,ENSWREG:I,3.3V 启用开关调节器,0V 禁用。

39,RSET:O,外部电阻参考,开关调节器反馈引脚。

42、43,CKXTAL1/CKXTAL2:I/O,25M 时钟。

48,REG_OUT:O,开关调节器 1.05V 输出,连接到一个 2.2uH 或 4.7uH 电感器。

其余引脚,电源或地。

2 HR911130A

自带千兆变压器的 RJ45 连接器。

RTL8211E datasheet 链接:链接:https://pan.baidu.com/s/1-XNqYIT0MQ-vLb_ryiZJaQ 提取码:80q9。

开发板原理图见黑金 AX7020 开发板原理图学习分享第一部分 整体架构内资料分享。

补充:RTL8211 功耗问题

在这里插入图片描述

手册给出了千兆网状态下评估板功耗,约 0.8W,黑金开发板中供电为 1.8V 和 3.3V,所以实测状态应有所不同,但笔者认为两者功耗应不会相去甚远,有做过实测的朋友欢迎分享经验,感谢!

注:

[1]RGMII:RGMII 接口共 14PIN,支持 10/100/1000Mb/s 传输,这里我们仅介绍 1000Mb/s 传输。

发送器:

GTX_CLK 发送时钟

TXD[3-0] 发送数据

TX_CTL 发送控制

接收器:

RX_CLK 接收时钟

RXD[3-0] 接收数据

RX_CTL 接收控制

COL 冲突检测(仅用于半双工工作模式)

CRS 载波监听

MDI 配置接口时钟

MDIO 配置接口 I/O

[2]MDI:MDI:媒体相关接口,用来将 PMD 子层和物理层的线缆连接。在千兆网中就是四对差分对。

[3] 引脚类型:

I:输入。

O:输出。

LI:通电或重置时输入。

PD:复位通电时内部下拉。

PU:复位通电时内部上拉。

OD:漏极开路,即高阻状态,适用于输入输出,可独立输入输出低电平和高阻状态。

P:Power 电源。

本文转载自半导纵横小程序

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 2
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值