volatile底层原理图解

cpu层面上可见性和指令重排的由来
在这里插入图片描述
缓存一致性mesi原则:
M:modify,可修改,当不是i时,cpu中的变量可修改的
E:eclusive,独有,当cache1中的变量只在一个cpu中时,这个变量是e状态
S: share,共享,当cache1中的变量在多个cpu时,这个变量时s状态
I:invalid,当cache1中的变量要被其他cpu修改或修改值还没有刷新到cache1时是i状态。
只有在m和e时共享变量是可以修改的,当是s时需要先把其他cpu变量改成i状态之后才能修改。
Java可见性和指令重排的由来
在这里插入图片描述

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值