74HC165时一款高速CMOS器件,兼容低功耗肖特基TTL系列。8位并行输入串行输出移位寄存器,可在末极得到互补的串行输出Q7&Q7非,由器件真值表可以了解读取数据所需要的时序,
并行读取管脚PL非低电平时D0~D7口输入的并行数据将被异步地读取进寄存器内。当PL非为高电平时将从DS输入端串行进入寄存器,每个时钟脉冲的上升沿向右移动一位(Q0-Q1-Q2·······)。
并入串出芯片的扩展:将Q7输出绑定到下一级DS输入即可。
时钟输入四一个“门控或”结构,即允许其中任一个输入端作为低电平有效的时钟使能(CE)
CP,CE引脚分配是独立的且在方便布线时可以互换。
只有CP为高电平时才允许CE由低转高,
在PL上升沿来临之前,不论CP还是CE都应当置高,以防止数据在PL的活动状态发生位移。
基本参数电压:2.0V~6.0V
驱动电流:±5.2mA
传输延迟:16ns@5V
最高频率:56Mhz
逻辑电平:CMOS
工作温度:-40~+85℃
封装:SO16,SSOOP16,DIP16,TSSOP16.