VITIS
文章平均质量分 60
FPGA入门
FPGA开发。
展开
-
基于FPGA的PS端的Si5340的控制
大致描述通过FPGA对Si5340的控制注意事项和方法原创 2023-11-11 16:57:13 · 596 阅读 · 0 评论 -
基于VITIS JESD204B官方IP核的调试
1、参考资料xilinx 官方 PG066 PG198http://www.chinaaet.com/tech/designapplication/3000080357jesd204b应用指南https://github.com/analogdevicesinc/hdl2、工程搭建3、概述系统主要采用官方JESD_PHY(免费),JESD_RX(评估版),JESD_TX(评估版)三个IP核做测试,采用自发自收,外部GT引脚回环方式。其中,PHY采用4个LANE接收和发送数据,一般线速率为参考原创 2021-12-18 00:23:45 · 1943 阅读 · 2 评论 -
关于AXI4-FULL总线 多通道传输相同数据时,合并生成一组数据并对齐的研究讨论
1、对于AXI4-FULL总线时,握手信号共有5路,包括写地址,写数据,写应答,读地址,读数据。2、当主机burst写时,每发起一次猝发交易,需要有一笔应答对应。3、当主机进行读数据时,接受数据即可。4、具体如图所示...原创 2021-12-11 19:15:45 · 625 阅读 · 0 评论 -
KV260开箱初体验
1、收到板卡以上就是开箱的全部东西了。2、参考官方https://www.xilinx.com/products/som/kria/kv260-vision-starter-kit/kv260-getting-started/getting-started.html3、第一步下载img,然后将应用Win32DiskImager将img烧写SD到卡。4、供电后,等待板卡启动成功,登录login:petalinuxpasswd:1234565、运行例程6、效果图片7、接下来就是使用原创 2021-10-31 09:25:59 · 1399 阅读 · 2 评论 -
基于ZYNQ的multiBoot测试
1、软件版本vivado202001。2、其中程序的源文件都是拷贝过来的只是稍作修改,对其中的操作步骤做细化分析,参考文档UG585https://blog.csdn.net/weixin_41922484/article/details/1040375133、串口打印FSBL中启动信息。只需要在以下位置的的fsbl_debug.h中,添加一个宏定义即可。#define FSBL_DEBUG_INFO4、新建两个apphello_test1.c#include <stdio.h&g原创 2021-03-24 16:07:39 · 1747 阅读 · 2 评论 -
基于Vitis硬件加速平台测试用例-vector-add
1、参考官方网站https://forums.xilinx.com/t5/Design-and-Debug-Techniques-Blog/Creating-an-Acceleration-Platform-for-Vitis-Part-One-Creating/ba-p/1138208https://www.xilinx.com/html_docs/xilinx2020_2/vitis_doc/embeddedplatforms.htmlhttps://www.hackster.io/mohamma原创 2021-02-10 16:07:31 · 1026 阅读 · 2 评论 -
基于Vitis Hls加速图像处理
1、unified2020.1linux ubuntu18.04.2推荐文档链接:https://xilinx.github.io/Vitis_Libraries/vision/2020.1/overview.html#hls-standalone-modehttps://forums.xilinx.com/t5/High-Level-Synthesis-HLS/Using-Vitis-Vision-Libraries-and-OpenCV/td-p/1170435https://github.c原创 2021-01-07 19:04:13 · 2968 阅读 · 9 评论 -
Petalinux中Qt调用Opencv
1 petalinux-config -c rootfsmiliopencvqtqt-extendedx112 petalinux-build petalinux-build --sdk petalinux-package --sysroot3 image/linux sdk.sh4 sdk./sdkpath5 qt source environment-setup-aarch64-xilinx-linux6 config environment7 qt(1)**.proI原创 2021-01-07 10:55:49 · 713 阅读 · 0 评论 -
基于ZYNQ的GPIO多中断使用
1、工程如下2、将gpio_0、gpio_1、gpio_2和gpio_3位宽都配置为1,同时引出0和1的中断,并接入zynq的irq中断控制器。3、生成bitstream,并生成xsa文件。4、main.c#include <stdio.h>#include “xil_printf.h”#include “xparameters.h”#include “gpio.h”int main(){Gpio_Init();while(1);return 0;}gpio.c原创 2020-11-24 20:38:06 · 2990 阅读 · 5 评论