自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(4)
  • 收藏
  • 关注

原创 【STM32】资料

MDK5 Software Packs (keil.com)

2022-02-20 22:11:25 228

原创 初学ISE 半加器仿真 VHDL

选了FPGA的课记录一下怎么搭建工程免得忘了1、先创建工程然后记得选ISim 要不然等会仿真的时候会让你使用modelsim的仿真器完成创建 Finish2、添加模块选择new source然后 VHDL Module接着输入下面的信息3、编写VHDL代码输入以下代码library IEEE;use IEEE.STD_LOGI...

2019-10-07 11:54:14 3371 1

原创 Verilog HDL 遇到的问题和修改方法

 1.Illegal output port connection for 'Q' (4th connection) to reg type.我一开始编译的时候是没有问题的但是到了仿真testbanch 的时候就出现了上一级module Q是这样定义的output reg Q 然后我这一级调用的时候是reg[2:0] counterdff_sr U1(.Q(counter[0]...

2018-12-17 16:19:21 4994 1

翻译 学习ROS(一):建工作空间

安装完ROS 后新建一个目录mkdir -p catkin_ws/src建好以后,进入工作空间cd catkin_ws/然后编译工作空间     刷新工作环境(记得每次写完代码都要刷新和编译工作环境)catkin_makesource ~/catkin_ws/devel/setup.bash但是这样的话编译的东西只在这终端里   如果想打开终端的时候自动添加可以加这...

2018-12-09 15:03:30 268

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除