自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(21)
  • 资源 (11)
  • 收藏
  • 关注

原创 核间通信机制分析

 核间通信的主要目标是:充分利用硬件提供的机制,实现高效的CORE间通信;给需要CORE间通信的应用程序提供简洁高效的编程接口。根据所使用的硬件特性,核间通信可能的实现机制有:1)        Mailbox中断;2)        基于共享内存的消息队列;3)        POW + Group;4)        FAU;支持原子的读,写,fetch and add

2009-05-15 00:36:00 10398

核间通信机制分析

核间通信的主要目标是:充分利用硬件提供的机制,实现高效的CORE间通信;给需要CORE间通信的应用程序提供简洁高效的编程接口。根据所使用的硬件特性,核间通信可能的实现机制有:1) Mailbox中断;2) 基于共享内存的消息队列;3) POW + Group;4) FAU;支持原子的读,写,fetch and add操作。每个core有一个相应的32bit的m...

2009-05-15 00:36:00 283

核间通信机制分析

核间通信的主要目标是:充分利用硬件提供的机制,实现高效的CORE间通信;给需要CORE间通信的应用程序提供简洁高效的编程接口。根据所使用的硬件特性,核间通信可能的实现机制有:1) Mailbox中断;2) 基于共享内存的消息队列;3) POW + Group;4) FAU;支持原子的读,写,fetch and add操作。每个core有一个相应的32bit的m...

2009-05-15 00:36:00 193

原创 多核软件设计方案

 对于只关心数据转发的应用,例如IDS系统只需关心数据的解析,告警,然后进行转发。可以让所有的core都作为Simple Executive进行数据处理,每个core都运行的是同一个程序的副本,核间通过共享数据结构,共享内存以及硬件提供的通信机制进行通信。充分发挥出多核的优势,实现高性能的数据处理。Bootloader支持将不同的应用程序加载到不同的core上,core 0做为co

2009-05-15 00:34:00 1051

多核软件设计方案

对于只关心数据转发的应用,例如IDS系统只需关心数据的解析,告警,然后进行转发。可以让所有的core都作为Simple Executive进行数据处理,每个core都运行的是同一个程序的副本,核间通过共享数据结构,共享内存以及硬件提供的通信机制进行通信。充分发挥出多核的优势,实现高性能的数据处理。Bootloader支持将不同的应用程序加载到不同的core上,core 0做为cont...

2009-05-15 00:34:00 123

多核软件设计方案

对于只关心数据转发的应用,例如IDS系统只需关心数据的解析,告警,然后进行转发。可以让所有的core都作为Simple Executive进行数据处理,每个core都运行的是同一个程序的副本,核间通过共享数据结构,共享内存以及硬件提供的通信机制进行通信。充分发挥出多核的优势,实现高性能的数据处理。Bootloader支持将不同的应用程序加载到不同的core上,core 0做为cont...

2009-05-15 00:34:00 87

原创 Cavium OCTEON处理器

 OCTEON 系列芯片是Cavium公司推出的基于MIPS64架构的多核通用型CPU。OCTEON系列芯片内部集成了L3-L7硬件加速处理单元,深度包检测的DFA硬件加速单元;硬件支持zip解压缩,硬件支持随机数生成,同时每个核心还内置了独立的算法单元。这些硬件功能模块极大的分担了MIPS CPU负荷,更好的满足未来网络的需求。OCTEON集成的cnMIPS核心是业界第一款 MIPS64第二

2009-05-15 00:32:00 5855 2

Cavium OCTEON处理器

OCTEON 系列芯片是Cavium公司推出的基于MIPS64架构的多核通用型CPU。OCTEON系列芯片内部集成了L3-L7硬件加速处理单元,深度包检测的DFA硬件加速单元;硬件支持zip解压缩,硬件支持随机数生成,同时每个核心还内置了独立的算法单元。这些硬件功能模块极大的分担了MIPS CPU负荷,更好的满足未来网络的需求。OCTEON集成的cnMIPS核心是业界第一款 MIPS64第二版的实...

2009-05-15 00:32:00 147

Cavium OCTEON处理器

OCTEON 系列芯片是Cavium公司推出的基于MIPS64架构的多核通用型CPU。OCTEON系列芯片内部集成了L3-L7硬件加速处理单元,深度包检测的DFA硬件加速单元;硬件支持zip解压缩,硬件支持随机数生成,同时每个核心还内置了独立的算法单元。这些硬件功能模块极大的分担了MIPS CPU负荷,更好的满足未来网络的需求。OCTEON集成的cnMIPS核心是业界第一款 MIPS64第二版的实...

2009-05-15 00:32:00 392

原创 网络处理器

 网络处理器特定的应用于通信领域的各种任务,比如包处理、协议分析、路由查找、声音/数据的汇聚、防火墙、QoS等。网络设备如路由器和交换机的体系结构的发展基本上经历了基于通用处理器的体系结构和基于ASIC、RISC的体系结构两个阶段。基于网络处理器的体系结构是在以上两种体系结构的基础上,综合了双方优点推出的一种新型的体系结构。网络处理器是一种可编程ASIC,不但可为系统提供类似ASIC的处理

2009-05-15 00:31:00 937

网络处理器

网络处理器特定的应用于通信领域的各种任务,比如包处理、协议分析、路由查找、声音/数据的汇聚、防火墙、QoS等。网络设备如路由器和交换机的体系结构的发展基本上经历了基于通用处理器的体系结构和基于ASIC、RISC的体系结构两个阶段。基于网络处理器的体系结构是在以上两种体系结构的基础上,综合了双方优点推出的一种新型的体系结构。网络处理器是一种可编程ASIC,不但可为系统提供类似ASIC的处理速度,...

2009-05-15 00:31:00 76

网络处理器

网络处理器特定的应用于通信领域的各种任务,比如包处理、协议分析、路由查找、声音/数据的汇聚、防火墙、QoS等。网络设备如路由器和交换机的体系结构的发展基本上经历了基于通用处理器的体系结构和基于ASIC、RISC的体系结构两个阶段。基于网络处理器的体系结构是在以上两种体系结构的基础上,综合了双方优点推出的一种新型的体系结构。网络处理器是一种可编程ASIC,不但可为系统提供类似ASIC的处理速度,...

2009-05-15 00:31:00 78

原创 多核研究现状

目前,多核技术已经成为最受关注的话题和研究方向。多核体系结构为性能提高和节能计算等领域开辟了新的方向。然而,现在的多核处理器还没有统一的标准,基本上处于探索阶段。核与核之间的连接方式、通讯协调方式、同一处理器中核与核间结构的差异、器件资源分配策略、任务调度策略、节能策略、软硬件协同设计策略等方面都处于研究探索之中。多核必将带来影响整个计算机行业方方面面的巨大变革,包括体系结构研究、嵌入式系统设

2009-05-15 00:30:00 1150

多核研究现状

目前,多核技术已经成为最受关注的话题和研究方向。多核体系结构为性能提高和节能计算等领域开辟了新的方向。然而,现在的多核处理器还没有统一的标准,基本上处于探索阶段。核与核之间的连接方式、通讯协调方式、同一处理器中核与核间结构的差异、器件资源分配策略、任务调度策略、节能策略、软硬件协同设计策略等方面都处于研究探索之中。多核必将带来影响整个计算机行业方方面面的巨大变革,包括体系结构研究、嵌入式系统设...

2009-05-15 00:30:00 147

多核研究现状

目前,多核技术已经成为最受关注的话题和研究方向。多核体系结构为性能提高和节能计算等领域开辟了新的方向。然而,现在的多核处理器还没有统一的标准,基本上处于探索阶段。核与核之间的连接方式、通讯协调方式、同一处理器中核与核间结构的差异、器件资源分配策略、任务调度策略、节能策略、软硬件协同设计策略等方面都处于研究探索之中。多核必将带来影响整个计算机行业方方面面的巨大变革,包括体系结构研究、嵌入式系统设...

2009-05-15 00:30:00 67

原创 多核体系结构的发展

随着芯片制造工艺的不断进步,从体系结构来看,传统的处理器体系结构技术已面临瓶颈,晶体管的集成度已超过上亿个,很难单纯地通过提高主频来提升性能,而且主频的提高同时也带来功耗的提高。所以并行计算技术应用而生,通过增加计算机中物理处理器的数量,能够有效地利用线程的并行性,实现真正意义上的并行执行。并行计算机是由一组处理单元组成的,通过相互之间的通信与协作,以更快的速度共同完成一项大规模的计算任务

2009-05-15 00:27:00 1455

多核体系结构的发展

随着芯片制造工艺的不断进步,从体系结构来看,传统的处理器体系结构技术已面临瓶颈,晶体管的集成度已超过上亿个,很难单纯地通过提高主频来提升性能,而且主频的提高同时也带来功耗的提高。所以并行计算技术应用而生,通过增加计算机中物理处理器的数量,能够有效地利用线程的并行性,实现真正意义上的并行执行。并行计算机是由一组处理单元组成的,通过相互之间的通信与协作,以更快的速度共同完成一项大规模的计算任务...

2009-05-15 00:27:00 327

多核体系结构的发展

随着芯片制造工艺的不断进步,从体系结构来看,传统的处理器体系结构技术已面临瓶颈,晶体管的集成度已超过上亿个,很难单纯地通过提高主频来提升性能,而且主频的提高同时也带来功耗的提高。所以并行计算技术应用而生,通过增加计算机中物理处理器的数量,能够有效地利用线程的并行性,实现真正意义上的并行执行。并行计算机是由一组处理单元组成的,通过相互之间的通信与协作,以更快的速度共同完成一项大规模的计算任务...

2009-05-15 00:27:00 146

原创 软件开发过程RUP,CMM,XP

考虑目前国内项目现况:需求调研先行,但需求不明确导致需求变更。中小公司缺乏过程规范指导,基本在CMM1即混乱状态。所以BSP采用的是X Process = CMM的体系+RUP的过程+XP的最佳实践软件开发过程并同时引用敏捷开发过程。应用X Process开发模式,使本系统开发过程达到CMM2-3。20.3.1  应用RUP的过程BSP软件过程由项目启动、细化、构建、交付四个阶段组成。

2009-05-01 03:21:00 1020

软件开发过程RUP,CMM,XP

考虑目前国内项目现况:需求调研先行,但需求不明确导致需求变更。中小公司缺乏过程规范指导,基本在CMM1即混乱状态。所以BSP采用的是X Process = CMM的体系+RUP的过程+XP的最佳实践软件开发过程并同时引用敏捷开发过程。应用X Process开发模式,使本系统开发过程达到CMM2-3。20.3.1 应用RUP的过程BSP软件过程由项目启动、细化、构建、交付四个阶段组成。...

2009-05-01 03:21:00 172

软件开发过程RUP,CMM,XP

考虑目前国内项目现况:需求调研先行,但需求不明确导致需求变更。中小公司缺乏过程规范指导,基本在CMM1即混乱状态。所以BSP采用的是X Process = CMM的体系+RUP的过程+XP的最佳实践软件开发过程并同时引用敏捷开发过程。应用X Process开发模式,使本系统开发过程达到CMM2-3。20.3.1 应用RUP的过程BSP软件过程由项目启动、细化、构建、交付四个阶段组成。...

2009-05-01 03:21:00 74

MPEGPlayer播放嚣

MPEGPlayer播放嚣

2008-07-23

JSF1[1].2+EJB3.0实现的一个项目实例

JSF1[1].2+EJB3.0实现的一个项目实例

2008-07-23

java面试题

java面试题java面试题

2008-07-23

WS-BPEL

WS-BPEL,ESB开发协议

2008-07-23

JBoss jBPM

JBoss jBPM 是一个复杂的可扩展的工作流管理系统. JBoss jBPM 有直观的流程语言来表示商业流程图的术语比如,任务,异步通讯的等待状态,定时器,自动操作等等.把这些操作绑在一起,, JBoss jBPM 就有了最强大和易扩展性的控制流机制.

2008-07-02

ajax4jsf教程

ajax4jsf教程

2008-07-02

DWR中文文档

DWR中文文档DWR是一个可以允许你去创建AJAX WEB站点的JAVA开源库。它可以让你在浏览器中的Javascript代码调用Web服务器上的Java代码,就像在Java代码就在浏览器中一样。

2008-06-30

subversion中文指南

subversion中文指南

2008-06-30

Java SE 6 新特性 HTTP 增强

Java SE 6 新特性 HTTP 增强.htm

2008-06-04

java企业级开发项目实践(1).

java企业级开发项目实践(1).java企业级开发项目实践(1).

2008-06-03

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除