自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(4)
  • 资源 (11)
  • 收藏
  • 关注

原创 高速电路里那些破事

预加重 (Pre-emphasis):前面已经介绍过了,信号传输线表现出来的是低通滤波特性,传输过程中信号的高频成分衰减大,低频成分衰减少。预加重技术的思想就是在传输线的始端增强信号的高频成分,以补偿高频分量在传输过程中的过大衰减。我们知道,信号频率的高低主要是由信号电平变化的速度决定的,所以信号的高频分量主要出现在信号的上升沿和下降沿处,预加重技术就是增强信号上升沿和下降沿处的幅度。如下图所示。...

2018-02-26 18:06:17 512

原创 linux的那些破事

wmware 共享文件夹hgfs下没有文件vmware-hgfsclient 命令查看当前有哪些共享的目录 使用 mount -t vmhgfs .host:/Winshare /mnt/hgfs 命令挂载该共享文件夹rm -rf ./Hi3536_SDK_V2.0.3.0-r 向下递归,不管有多少级目录,一并删除-f 直接强行删除,不作任何提示的意思安装SDK报错./sdk.unpack: 2...

2018-02-10 13:48:27 293

原创 海思调试记录

硬件:HI3536V1004片H5TQ4G63CFRSPI nor FLASH :MX25L25635FMI-10G_16P(选择3 Byte mode(default)).\265编解码\Hi3536 V100R001C02SPC030\01.software\board\document_cn目录下文件:Hi3536 SDK 安装以及升级使用说明.txt烧写Ucli...

2018-02-09 20:06:36 5200

原创 lattice LFE3-17EA 调试记录

通过IIC控制EP936EIIC读写代码////                                                I2c Byte Write Mode//          _   _   _   _   _   _   _   _   _   _   _   _   _   _   _   _   _   _   _   _   _

2018-02-07 14:28:51 912

AHPD-12数据手册

美盛科技POE模块AHPD-12 数据手册 PoE+_PD_Module_AHPD_Datasheet_V1.0_en_AHPD-12

2020-04-15

xapp1249-smpte-sdi-interfaces-7series-gtx-transceivers

文档包括英文原版与中文翻译,中文翻译为机器翻译,质量很差,可以对照原文进行参考,本文是使用xilinx7 系列 GTX 收发器 进行12G SDI收发

2019-05-16

TB-FMCH-DP3 Hardware User’s Manual

The TB-FMCH-DP3 provides test environment for DisplayPort Standard Version1, Revision 2a. It supports below features 4 Lane of 1.62Gbps, 2.7Gbps and 5.4Gbps It uses TI SN75SP130 for Source(TX) and SN65DP159 for Sink(RX) AUX Communication.(FAUX is not supported)

2019-05-14

TB-FMCH-12GSDI Hardware User Manual

The TB-FMCH-12GSDI FMC has a dedicated SDI input, a dedicated SDI output, and three SDI channels that are either input or output. Each SDI channel supports a data rate up to 11.88 Gbps. It also has a video sync input for a video sync separator chip. All video signal connections are via 75 ohm HDBNC jacks. A video clock generator can also produce common video timing signals from oscillators or from HVF sync signals from the host FPGA.

2019-05-14

DP1.4标准——VESA Proposed DisplayPort (DP) Standard

本文档包括2015年发布的:《DP1.4标准(VESA Proposed DisplayPort (DP) Standard》866页,《DisplayPort和eDP物理层兼容性测试》,DisplayPort1.1-1.2-1.3-区别简介

2018-10-12

BC1.2英文协议标准

BC1.2英文协议标准,BQ1.2端口类型为SDP、DCP和CDP,充电协议!

2018-09-09

PCB线宽计算

计算PCB电流、温升设定的情况下需要的线宽,比excel表格那种方便实用

2018-08-09

HDCP介绍和EDID协议

关于HDCP技术的介绍,以及EDID协议解释,其中为英文与繁体中文

2018-04-04

DDR3 Demo for the Lattice ECP3 Versa Evaluation Board Users Guide

Lattice ECP3 芯片配置DDR3 Demo f

2017-08-22

DP 连接器规格VESA标准

This document describes the requirements for self-testing of connector products that incorporate the DisplayPort™ interface to bear the “DP Certified” Logo.

2017-08-16

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除