AM3352时钟系统分析

本文详细分析了AM3352芯片的时钟系统,包括时钟流程图、内部DPLL锁相环的工作原理以及PRCM模块的控制作用。时钟从外部晶振经过内部PLL和分频器,最终由PRCM管理输出到各模块。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

这节分析am3352芯片的电源,重置和时钟管理自系统(PRCM)。

时钟系统的流程图

通常情况下,系统的时钟流向为:外部晶振 -> 内部PLL锁相环 -> 内部分频器 -> PRCM

  1. 总体结构

时钟系统有多个模块组成:外部晶振,内部PLL锁相环,内部分频器,时钟管理PRCM。

振荡器: 向内部PLL锁相环提供参考时钟信号

内部DPLL锁相环:也称为倍频器,提升信号频率,能输出高达2GHz的时钟信号

内部分频器:与PLL锁相环对应,降低输入信号频率,输出不同频率的时钟信号

PRCM: 芯片电源管理模块,控制系统时钟

时钟系统的工作方式

振荡器提供时钟信号 -> 内部DPLL锁相环提升时钟信号频率,输出高频时钟信号 -> 分频器将高频时钟信号分频到需要的频率  -》 PRCM控制时钟信号是否输出到各个模块

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值