为什么有的芯片电源引脚在引脚中间——减小内部电感

在同步时序电路系统中,许多设备的输出端电平可能同时发生转换,毛刺和噪声将非常严重,以至于电路无法可靠地工作。这个问题在大尺寸印制电路板上尤为严重,因为器件间的连线以及地线更长。如果一组数据线恰好同时发生从高到低的电平转换,将产生非常大的地线电流,可能使整个电路发生逻辑错误。这种偶发性故障是由噪声引起的,它也说明了为什么有必要对微处理器系统的扩展存储器进行测试(这种测试使存储器的16根数据线和24根地址线同时发生电平状态转换)。
  最好的设计方法是使用大面积地线(以减小电感)。最好能够在多层印制电路板中使用单独的地线层,即使没有这个条件,至少也要在双层电路板的两面敷上“网格状”地线。此外,大量使用旁路电容也是必须的。这些问题在高电压CMOS上不那么明显(因为其状态转换比较慢),而在F,AS以及AC(T)系列逻辑电路中非常眼中。事实上,AC(T)系列的这类问题非常突出,以至于生成厂家不再把芯片上的电源和地的管脚位置设计成“边角型”,而是设计成“中间管脚”,因为把电源和地的管脚放在一排管脚的中间会减小其内部的电感。此外,有的厂家还是用的多达4个的邻近管脚,以进一步降低对地电感。考虑到这些噪声问题,设计时最好使用更加高速的数字逻辑芯片。
 
摘自《电子学》中章节9.2.1
  • 1
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值