![](https://img-blog.csdnimg.cn/20201014180756927.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
FPGA学习
文章平均质量分 78
Frank~_~FPGA
图像处理算法FPGA加速,计算机视觉算法,xilinx FPGA开发
展开
-
FPGA系列之吃透PCIE(2)XILINX提供的方案比较
对外接口为Slave的AXI接口。FPGA逻辑端例化完IP以及存储后,只需要根据不同的条件发送不同的用户中断请求,HOST端驱动可以根据约定好的中断请求,动态配置XDMA实现FPGA与HOST之间的数据传输,无需逻辑层进行过多的干预。对外主要接口为AXI4-FULL接口,通过BAR映射,用户可以直接通过访问总线的方式去访问已经映射好的PCIE 内存或IO空间。采用AXI PCIE Bridge的优点为将PCIE事务层抽象为AXI总线接口,IP会自动将内存访问转换为事务层数据包,缺点是会占用额外的逻辑资源。原创 2024-06-26 17:49:03 · 418 阅读 · 0 评论 -
FPGA系列之吃透PCIE(1)一些概念性介绍
XDMA是啥原创 2021-08-09 11:17:06 · 18977 阅读 · 17 评论