![](https://img-blog.csdnimg.cn/20201014180756724.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
硬件设计
King-Five
这个作者很懒,什么都没留下…
展开
-
HDMI 接口及CEC信号
HDMI接口HDMI(High Definition Multimedia Interface)传输接口,可以实现数字音频,视屏格式的高清传输。目前已经支持高达4K,甚至8K分辨率的图像传输。HDMI视屏和音频信号传输通道采用了的TMDS(Time Minimized Differential Signal)最小化差分信号传输。是一种差分信号传输方式。其中四组TMDS信号分为3组数据信号和一组时钟信原创 2016-12-02 14:16:38 · 42482 阅读 · 0 评论 -
Redriver 和 Retimer
在高速串行通道的信号传输中,需要使用Redriver 和Retimer来保证信号传输的质量。Redriver,可以重新产生讯号,在高速接口上增加讯号质量。高速的讯号频率造成设计上可用的宽裕度降低,增加设计耐用、高性能系统的难度。透过使用同等化(equalization)、预强调(pre-emphasis)和其他技术,可让单一ReDriver调整与矫正传输端上频道的损失,并在接收端上恢复讯号完整性。因原创 2016-12-02 11:37:13 · 52085 阅读 · 0 评论 -
JESD204B 参数理解
JESD204B中各个参数的意义原创 2017-01-04 12:36:55 · 24475 阅读 · 8 评论 -
USB Type-C 协议
USB type-C从2014年发布feature 支持到最高40G的带宽,支持2个4K显示的带宽 正反插,具有用户友好的特性 cross protocol,兼容USB typeA/B Power Delivery (100V ) (大电流,高电压。可以取代很多的充电接口)组件Receptacle 插座Cable 线缆Plug 接口 具体内容Type-原创 2016-12-29 09:30:41 · 31054 阅读 · 1 评论 -
FMC接口说明
FMC介绍FMC是英文FPGA Mezzanine Card(FPGA 夹层卡)的缩写,用于FPGA IO和通讯部件之间的连接。实现FPGA具有重配置IO能力的引脚与其他的FMC子卡IO连接。其信号完整性可以保证高达几G/bps的信号通信。其遵循的是ANSI/VITA 57 的标准协议标准对以下部分做出了规范: FMC子卡模块,用于与FMC 主板连接 FMC板卡之间的IO信号速度 可原创 2016-12-29 10:05:08 · 32211 阅读 · 5 评论 -
CC2650 入手资料总结(转)
最近在调研TI的CC2650,现将整理的资料做个笔记,也当作个备份,方便查阅,以希望能帮到大家。 工具和参考文档下载地址:http://pan.baidu.com/s/1ntCKmNZ官方资料 论坛资料 1 官方资料 官网:http://www.ti.com/ww/en/wireless_connectivity/sensortag2015/index.html 开发工具概述:CC1转载 2016-12-29 16:55:30 · 5851 阅读 · 0 评论 -
nand flash 使用
以Micron公司的MT29F2G08为例介绍NAND Flash原理和使用。1. 概述 MT29F2G08使用一个高度复用的8-bit总线(I/O[7:0])来传输数据、地址、指令。5个命令脚(CLE、ALE、CE#、WE#)实现NAND命令总线接口规程。3个附加的脚用作: 控制硬件写保护(WP#)、监视芯片状态(R/B#),和发起上电自动读特征(PRE-仅3V芯片转载 2017-06-02 17:47:10 · 3038 阅读 · 0 评论 -
FPGA串行被动配置
原理框图: 外部主机通过下拉PROG_B启动配置并检测INIT_B 电平,当INIT_B 为高时,表明FPGA 做好准备,开始接收数据。此时,主机开始提供数据和时钟信号直到FPGA 配置完毕且DONE 管脚为高,或者INIT_B 变低表明发生配置错误才停止。整个过程需要比配置文件大小更多的时钟周期,这是由于部分时钟用于时序建立,特别当FPGA 被配置为等待DCM锁存其时钟输入图中标记信号需要接原创 2017-08-10 10:18:39 · 1693 阅读 · 0 评论