基于VLIW的EPIC的技术

随着大规模集成电路的制造工艺的不断提升,单位门电路的成本不断的下降,在微处理器内部集成多套功能部件,形成超标量的流水也是自然的事情了。为了提高超标量的流水的执行效率,指令级并行(ILP)技术也在深入发展。预测技术,乱序执行等算法在编译器与微处理器的配合下发展起来。但是传统的CISC/RISC的结构的指令集都是基于指令执行时动态的判断,调整来实现指令级并行。这样就导致了处理器内部许多复杂的控制电路协调并行工作,从而使CISC/RISC的这些处理器只有通过加大流水线的深度,来提高CPU的时钟频率。

同时对于指令级上的并行,还有另一种发展思路,就是静态的在指令执行前将指令调度成适合并行执行。这就是VLIW的思想原形。VLIW的英文全称为“Very Long Instruction Word”,中文名为“超长指令集字”,它是美国MultiflowCydrome公司于20世纪80年代设计的体系结构。VLIW的最大优点是简化了处理器的结构,删除了处理器内部许多复杂的控制电路,这些电路通常是超标量芯片(CISCRISC)协调并行工作时必须使用的,VLIW将所有的这类工作交给编译器去完成。VLIW的结构简单,也能够使其芯片制造成本降低,价格低廉,能耗少,而且性能也要比超标量芯片高得多。VLIW是简化处理器的最新途径,VLIW芯片不需要超标量芯片在运行时间协调并行执行时所必须使用的许多复杂的控制电路。而是将许多这类负担交给了编译器去承担。

        EPICExplicitly Parallel Instruction Computing )技术是VLIW的深化发展,是更彻底的指令级并行技术的应用。采用这一指令技术的处理器有IntelIA64架构的ItaniumItanium 2系列等。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值