PowerPC开发系列(1)--- P2020 启动

本文介绍了Freescale的双核CPU P2020的启动过程。在硬件层面,P2020的时钟和配置由电路设计确定。当设置为SPIBOOT模式时,启动时CCSBAR为0x000F_F700,允许访问4KB空间进行Boot加载。启动要点包括:双核不能同时启动,必须有一核心先初始化;硬启动时序通常由CPLD控制。参考文献为P2020RM.pdf的相关章节。
摘要由CSDN通过智能技术生成

P2020 Freescale的一款双核CPU

P2020 Core Clock, DDR Memory Cock ,CCB BUS Clock等的设置是硬设置,即在电路设计上靠上下拉电阻来配置的。需要配置的如表:

  1

  CCB PLL

CCB 的分频

  2    

  DDR PLL

QorIQ P2平台系列包含P2020与P2010通信处理器,可实现单线程极高性能功耗比,适用于联网、电信、军事以及工业领域中的各种应用。 在45nm技术低功耗平台上,该系列产品最高可实现1.2 GHz双核以及单核频率。 QorIQ P2系列由双核、单核产品组成,这些产品在引脚上兼容QorIQ P1平台产品,提供了一套五款可互换的高性价比解决方案。 可从单核533 MHz(P1011)扩展至双核1.2 GHz(P2020),在相同的引脚分配中,两个QorIQ平台可实现4.5倍超强总频率范围。 两个系列中的这些设备在软件上互相兼容,它们均采用e500 Power Architecture核心与外设,与现有的PowerQUICC®处理器在软件上完全兼容。 这让用户能够在一块电路板设计中创造出具有多个性能点的产品。 P2020与P1020处理器支持对称于非对称式多任务处理,让用户能够通过线程级或应用程序级的并行机制来提升性能。 P2020与P2010通信处理器均具备先进的特性集,非常易于使用。 集成的安全引擎支持联网以及无线应用中所使用的一般安全算法,例如IPSec以及Kasumi。 64b存储控制器可提供能够满足未来需要的存储器技术移植,支持DDR2和DDR3。 它还支持误差校正码,这是所有高可靠性系统都必不可少的。 通过16b本地总线、USB、SD/MMC以及SPI,还支持闪存等其它类型的存储器。 QorIQ P2系列集成了一套丰富的接口,其中包括SerDes、千兆以太网、PCI-Express、RapidIO®技术以及USB。 三个10/100/1000以太网端口支持先进的数据包分析、流量控制以及服务质量等特性以及IEEE® 1588时间标志。 四个SerDes巷道可在两个串行RapidIO端口、三个PCI Express端口以及两个SGMII端口之间进行分配。
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值