自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(2)
  • 收藏
  • 关注

原创 FPGA初学之跑马灯实验

对四只LED以0.2s的频率依次闪烁,实验结果用modelsim观察。本此涉及到设计一个24位的计数器,来产生0.2s时间的间隔,代码如下://跑马灯实验module flow_led(input sys_clk,input rst_n,output reg [3:0] led //输出的4位的LED);//产生24位的计数器cntreg [23:0] cnt;always @(posedge sys_clk or negedge rst_n) beginif(!rst_n)cnt

2020-08-14 16:21:10 2287

原创 quartus和modelsim联合仿真详细教程

利用quartus和modelsim联合仿真的功能,实现功能产生波形。详细步骤如下:1、编辑verilog HDL语言本次拟实现组合逻辑功能,其代码如下:此为一组合逻辑电路,其原理图可在quartus中绘制出:此即为实现的功能。2、编写激励文件在编译v文件之可以利用quartus生成激励文件,按照上述步骤既可以生成激励文件,在激励文件生成以后对其编辑,产生激励信号,但激励文件一般不自动打开,在文件夹里面可以找到此时注意文件类型应选择全部文件,才可以找到vt文件。对激励文件

2020-08-14 10:54:48 37915 5

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除