XilinxZynq
文章平均质量分 75
WaveRider2012
这个作者很懒,什么都没留下…
展开
-
ZC702开发板简介
最近拿到了一块Xilinx的ZC702rev D开发板,准备上手好好玩玩。主芯片Zynq-7020里面集成ARMCortex-A9双核和Xilinx的Artix 7FPGA,可以尝试嵌入式软件和FPGA协同开发,可玩度非常高。 先上个图。板子的基本参数:Zynq-7000 XC7Z020-1CLG484C AP SoC (667MHz)Note: Zyn原创 2012-12-05 17:05:33 · 8126 阅读 · 1 评论 -
Xilinx ISE 14.2&14.4 Compiler比较
缺省情况下:Xilinx ISE 14.2的编译器位于c:\Xilinx\14.2\ISE_DS\EDK\gnu\arm\nt64\bin,版本为gcc version 4.6.1 (Sourcery CodeBench Lite 2011.09-49)Xilinx ISE 14.4的编译器位于c:\Xilinx\14.4\ISE_DS\EDK\gnu\arm\nt\bin,版本为gcc原创 2013-01-17 18:19:21 · 3102 阅读 · 0 评论 -
GCC下使用Inline Assembly的初步心得
以前主要手写汇编,今天尝试用了下内联汇编(Inline Assembly),出了点问题,特此做个总结。=====================================================================开发环境:Xilinx ISE 14.4 EDK编译器版本:gcc version 4.6.3 (Sourcery CodeBench Lite原创 2013-01-17 18:52:43 · 1103 阅读 · 0 评论 -
Xilinx SDK BSP中对CPU_ID的使用
创建Xilinx SDK BSP时,要指定在哪个core上运行,这个选项对源码的影响如下:xparameters.h里面的宏定义不同:/* Definition for CPU ID */#define XPAR_CPU_ID 1xscugic_hw.c里面int XScuGic_DeviceInitialize(u32 DeviceId)原创 2013-10-30 18:10:22 · 4054 阅读 · 0 评论 -
Xilinx FIFO Generator的使用经验
环境:配置FULL flag在reset后为0测试方法:FIFO 设置为IndependentClock Block RAM,depth设置为16。用一个BRAM Controller写FIFO,用另一个BRAM Controller读FIFO。 1. FIFODepth是2的整数次幂,但是实际可用的要减去1,即2^N-12. 在初始状态:Almost Empty=1,Empty=原创 2014-11-20 12:42:42 · 16051 阅读 · 0 评论