基于FPGA数字混频器的设计
1 混频原理
混频即两个不同频率之间的混合,得到第三个频率。数字混频器的设计也是FPGA数字信号处理中基础入门的设计之一,混频便是两个信号相乘得它们的和频率和差频率。数字混频在通信的调制、解调、DUC(数字上变频)、DDC(数字下变频)等系统中广泛应用。通常把其中一个信号称为本振信号(local oscillator),另一个信号称为混频器的输入信号。
2 设计目标
在采样频率为44.1KHZ下通过DDS产生2KHZ的本振信号和3KHZ的外部输入信号。对两个信号分别进行相加处理和相乘处理。使用matlab分析信号频域和时域的变化。
3 matlab设计验证
clear all
close all
clc
FS = 44100;%采样率
fc = 2000; %本振信号 2khz
fe = 3000; %外部输入信号 3khz
N = 1024;%1024点一个正玄周期
Q = 32; %量化32bit
t =0:2*pi/FS:2*pi*N/FS;
sin_osc =sin(t*fc);
sin_e =sin(t*fe);
sin_mult = sin_osc.*sin_e;
sin_add = sin_osc+sin_e;
f_osc =fft(sin_osc,N);
f_osc=20*log(abs(f_osc))/log(10); %换算成dBW单位
ft=[0:(FS/N):FS/2]; %转换横坐标以Hz为单位
f_osc=f_osc(1:length(ft));
f_e =fft(s