快速傅里叶变换载波频偏估计算法 matlab,通信之“锁相环与载波同步”

本文深入探讨锁相环与载波同步,分析锁相环的工作原理和组成,包括压控振荡器、鉴相器和环路滤波器。讲解了数字化锁相环的发展,强调全数字锁相环和软件锁相环的优势。此外,详细阐述了快速傅里叶变换在载波频偏估计算法中的应用,以及不同类型的载波同步方法,如闭环和开环载波同步技术。
摘要由CSDN通过智能技术生成

锁相环及载波同步算法的研究

数字化锁相环以及软件锁相环的原理都是基于最早的线性锁相环(模拟锁相环)的基础之上,锁相环的各种性能参数都需要由线性锁相环模型来定义,对锁相环的分析与设计也是以线性锁相环的理论为指导,从模拟域映射到数字域的设计。因此,首先研究线性锁相环的理论,并着重分析锁相环各部件的工作原理。载波同步主要采用环路进行自锁载频,锁相环是其关键部件,在对锁相环研究的基础上,对通信系统中载波同步的现有算法进行了分析研究。

1、锁相环的组成及工作原理

锁相环(Phase-locked Loop,

PLL)是一种使输出信号(由振荡器产生)与输入信号(也称为参考信号)在频率与相位上都同步的电路。在同步状态下(也称为锁定状态)振荡器的输出信号与参考信号之间的相位差(简称相差)为零或者保持为一个常数。如果出现了相差,锁相环将控制振荡器的输出信号,使相差逐渐减小。在这个控制系统中,输出信号的相位被“锁定”在参考信号上,所以称这个系统为锁相环。

最早的用模拟器件搭建的锁相环称为线性锁相环(Linear PLL,

LPLL),后来鉴相器用数字电路来实现,而其它部件仍为模拟器件,这称为数字锁相环(Digital PLL,

DPLL),可见它不是真正意义上的数字化器件。线性锁相环和数字锁相环的理论比较接近,可以归为“混合信号锁相环”。后来锁相环全部由数字器件实现,称为全数字锁相环(All-digital

PLL, ADPLL)。现在又多用软件来实现锁相环的功能,称为软件锁相环(Software PLL,

SPLL)。SPLL非常灵活,可以表现为LPLL,

DPLL和ADPLL,当然,锁相环电路的结构形式与功能模块多种多样,不是所有的环路结构都适合用软件的方式来实现。

1.1、锁相环工作原理

下面通过线性锁相环的模型来阐述锁相环的工作原理。如图1所示,锁相环包括三个基本的部件:压控振荡器(Voltage

Controlled Oscillator, VCO)、鉴相器(Phase Detector, PD)以及环路滤波器(Loop

Filter, LF)。在某些应用中,在压控振荡器的输出端和鉴相器之间还需要有一个分频器。

图1 锁相环结构框图

锁相环是一个相位信号的控制系统,在锁相环电路中,输入信号和输出信号都是相位信号。即输入信号用相位来携带信息,锁相环只关心输入信号的相位,完成“锁相”的功能。在锁相环中,一些主要的信号如下所述:

(1)参考信号(也称为输入信) ,其角频率为

(2)压控振荡器的输出信号 ,其角频率为

(3)鉴相器的输出信号

(4)环路滤波器的输出信号

(5)相位差(简称相差) ,定义为信号 和 之间的相位差。

压控振荡器产生一个角频率为 的输出信号, 由环路滤波器的输出信号 决定。它们之间的关系可以表示为

其中。 为VCO的中心角频率, 为VCO的增益,单位为rad/(s.V)。

鉴相器也叫做相位比较器,它比较参考信号与输出信号之间的相位,并产生一个与相位差 。近似成比例的输出信号 o

称为鉴相器增益,单位为rad/V。在鉴相器的输出信号

中,包括直流分量和叠加其上的交流分量。交流分量是我们不期望的,它会引起振荡器输出频率不稳定,因此用环路滤波器将其滤除。最常用的滤波器是一阶低通滤波

器。下面介绍锁相环中这个部件是如何工作的。

(1)假设输入信号

的角频率与压控振荡器的中心频率相等,则压控振荡器工作在其中心频率上。</

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值