有源晶振输出串电阻的作用

首先看一下amy_fpga开发板上的原理图

2011052214521679.png

1.

对于数字电路里最重要的时钟源部分,应该特别注意保证信号完整性。 串电阻是为了减小反射波,避免反射波叠加引起过冲

 如无必要串电阻,就用0欧电阻连接。反射波在大部分电路里有害,但PCI却恰恰利用了反射波形成有效信号。

 ----------------------------------------------------------------------------------------------------------------- >>>>>
2.

减少谐波,有源晶体输出的是方波,这将引起谐波干扰,尤其是阻抗严重不匹配的情况下,加上电阻后,该电阻将与输入电容(芯片的输

入端有输入电容,走线也有分布电容)构成RC积分平滑电路,将方波转换为近似正弦波,虽然信号的完整性受到一定影响,但由于该信号

还要经过后级放大、整形后才作为时钟信号,因此,性能并不受影响,该电阻的大小需要根据输入端的阻抗、输入等效电容,有源晶体的

输出阻抗等因素选择。
------------------------------------------------------------------------------------------------------------------------------->>>>
3.

阻抗匹配,减小回波干扰及导致的信号过冲,只要阻抗不匹配,都会产生信号反射,即回波,有源晶体的输出阻抗通常都很低,一般在

几百欧以下,而信号源的输入端在芯片内部结构上通常是运放的输入端,由芯片的内部电路与外部的无源石英晶体构成谐振电路

(使用有源晶体后就不需要这个晶体了),这个运放的输出阻抗都在兆欧以上。

转载于:https://www.cnblogs.com/whut-xxxy/archive/2011/05/22/2053658.html

  • 1
    点赞
  • 9
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值