抗混叠滤波matlab实现,关于设计抗混叠滤波器容易忽视的三条建议

本文介绍了设计抗混叠滤波器时应注意的三个关键点,包括选择合适的截止频率、考虑差分与共模滤波器的关系以及选择合适的组件值。建议使用过采样架构和数字抽取滤波器结合,以实现更自由的滤波器响应。同时,文章强调了电阻器噪声和电容器选择的重要性,特别是对于ADC应用中的热噪声和输入偏置电流影响。
摘要由CSDN通过智能技术生成

在我的上一篇文章中,我讨论了增量-累加模数转换器(ADC)的2个重要特点。这2个特点简化了抗混叠滤波器的设计:一个过采样架构和一个补充数字抽取滤波器。这个过采样架构将那奎斯特频率放置在远离信号带宽的位置上,而数字抽取滤波器衰减大多数有害的带外信号。当把二者组合在一起时,它们可以实现更加自由的抗混叠滤波器响应,只需几个分立式组件即可实现这一功能。

d7e67086e1b9185aff10e16bec9d17d6.png

图1:用一个适当的抗混叠滤波器来阻止这些混叠

我们知道,在高精度ADC应用中使用抗混叠滤波器是有益的,不过,设计合适的抗混叠滤波器也同样重要—如果你不小心的话,就像把有害误差从系统中消除一样,很容易将有害误差引入到你的系统中。在为你的应用设计抗混叠滤波器时,请考虑以下3个通用指导原则:选择你的滤波器截止频率

最简单的抗混叠滤波器是一个单极、低通滤波器,如图2所示,它使用一个串联电阻器(R)和共模电容器(CCM)。设计这个滤波器的第一步就是选择所需的截止频率,fC。在fC上,滤波器的响应滚降至-3dB,并且在频率域范围内继续以-20dB/十倍频的速度减少。

选择一个比ADC调制器采样频率,fMOD,至少低十倍频的截止频率,其目的在于,在这些频率上以10倍或更高倍数打压带外噪声。对于增加的衰减,通过增加R和CCM的值来进一步减少截止频率。我在上一篇文章中提到过,你的数字抽取滤波器的用途就是提供帮助,所以就没有必要在所需信号带宽之后立即设定

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值