计算机组成原理研究生试题三,计算机组成原理考研试题标准答案3.doc

研究生入学试卷三答案

一. 选择题

1. C

2. C

3. D

4. C,D

5. A

6. A

7. C

8. B

9. D 10.B,C,D

二. 填空题

1. A.输入 B.内码 C.字模

2.A.存储保护 B.存储区域 C.访问方式

3.A.MMX B.多媒体扩展结构 C.图象数据

4.A.总线带宽 B.传输 C.264MB/S

5.A.只读 B.一次 C.重写

6.A.外围设备 B.DMA控制器 C.内存

三. 解:(1最大正数

X = [1+(1-223]×2127

X=1.0×2-128

X== -[1+(1-223]×2127

X=-1.0×2-128

四. 解:(1命中率H = Nc / (Nc + Nm = 1900 / (1900 + 100 = 0.95

主存慢于cache的倍率r = tm / tc = 250ns / 50ns = 5

访问效率 e = 1 / [r+(1-rH] = 1 / [5+(1-5]×0.95 = 83.3%

(2平均访问时间ta = tc / e = 50ns / 0.833 = 60 ns

五. 解:(1因为218=256K,所以地址码域=18位, 操作码域=6位

指令长度=18 + 3 + 3 + 6 + 2 = 32位

(2此时指定的通用寄存器用作基值寄存器(16位,但16位长度不足以覆

盖1M字地址空间,为此将通用寄存器左移,4位低位补0形成20位基地址。然后与指令字形式地址相加得有效地址,可访问主存1M地址空间中任何单元。

六. 解:ADD指令是加法指令,参与运算的二数放在R0和R2中,相加结果放在R0中。

指令周期流程图图A3.2包括取指令阶段和执行指令阶段两部分。每一方框表示一个CPU周

期。其中框内表示数据传送路径,框外列出微操作控制信号。

图A3.2

七. 解:总线的一次信息传送过程,大致分为如下五个阶段:请求指令,总线仲裁,寻址

(目的地址,信息传送,状态返回(或错误报告。

在同步定时协议中,事件出现在总线上的时刻由总线时钟信号来确定。如图A3.3所示,总线周期从t0开始到t3结束。在t0时刻,由CPU产生设备地址放在地址总线上,同时经控制线指出操作的性质(如读内存或读I/O设备。有关设备接到地址码和控制信号后,在t1时刻,按CPU要求把数据放到数据总线上,然后,CPU在时刻t2进行数据选通,将数据接收到自己的寄存器。此后,经过一段恢复时间,到t3时刻,总线周期结束,可以开始另一个新的数据传送。

图A3.3

八. 解:(1因为刷新所需带宽=分辨率×每个像素点颜色深度×刷新速率

所以1024×768×3B×72/S = 165888 KB/S = 162 MB/S

刷新总带宽应为162MB/S × 100/50 = 324MB/S

(2为达到这样高的刷存带宽,可采取如下技术措施:

使用高速DRAM芯片组成刷存

刷存采用多体交叉结构

刷存至显示控制器的内部总线宽度由32位提高到64位,甚至128位

刷存采用双端口存储器,将刷新端口与更新端口分开。

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值