试为某8位计算机系统设计,考研全国硕士研究生入学统一考试上海交通大学1995年硕士研究生考试计算机原理与系统结构试题真题...

一、选择题:(每小题1.5分,总共12分)

1.用n+1位字上(其中1位后号位)表示定点整数时,所能表示的数位范围是________;用n +1位字长(其中1位符号位)表示定点小数时,所能表示的数值范围是___________.

A、0≤│N│≤2n-1;   B、0≤│N│≤2n-1-1;C、1≤│N│≤2n-1-1;

D、1≤│N│≤2n-1;   E、0≤│N│≤1-2-n F、0≤│N│≤1-2-(n+1)。

2.堆栈寻址方式中,设A为累加的;SP为堆栈指示器,Msp为sp指向的栈顶单元,如果过棋操作的动作是:(A)→Msp,(sp)-1→sp,那么出栈,操作的动作应为______.

A、(Msp)→A,(sp)÷1→spj    B、(sp) +1→sp; (Msp)→A

C、(sp)-1→sp,(Msp)→A      D、(Msp)→A, (sp)-1→sp

3.位操作频指令的功能是______.

A、对cpu内部通用序宰存或主存某一单元任一位进行状态检测(0或1);

B、对cpu内部通用宰存或主存某一单元任一位进行状态强置(0或1);

C、对cpu内部通用宰存或主存某一单元任一位进行状态检测式强置;

D、进行移位操作。

4、微指令执行的顺序控制问题,实际上是如何确定下一条微指令的地址问题,通常,用的一种方法是断定方式,其基本思想是_______.

A、用程序计设加pc来产生后很微指令地址;

B、用微程序计数加Mpc来产生后很微指令地址;

C、通过微指令顺序控制字段由设计者指定或者由设计者指定的判断别字,段控制产生后很微指令地址;

D、通过指令中指定一个专门字段来控制产生后很微指令地址。

5、磁盘存储加的记录方式一般采用_________.

A、归察制;  B、不归察制;  C、调频制;  D、调相制

6、同步通讯之所以比异步通讯具有较高的传输连享是因为_______.

A、同步通讯不需要应签信号;

B、同步通讯方式的总线长度要短;

C、同步通讯用一个公共的时钟信号进行同步,

D、同步通讯中各部件存取时间比较靠近;E、以上各项因素的综合结果。

7、中断向量地址是_____________.

A、子程序入口地址:                   B、中断服务例行程序入口地址;

C、中断服务例行程序入口地址的地址;   D、例行程序入口地址

8、cpu程序与通道程序可以并行执行,并通过______实现彼此之音质通讯和同步。

A、I/O指令;  B、I/O中断;  C、I/O指令和I/O中断;  D、操作员

二、填空题:(每小题1.5分,总共12分)

1、变址寻址和基值寻址的区别是:基值寻址中基值寄存器提供_______,指令提供______,后者位数______;而变址寻址中,变址寄存的提供____,指令提供_____,后者位数_________.

2、不同机器指令系统各不相同。一个较完善的指系统,应当包括:_________、_________、_________、_________、_________、等类型指令。

3、cpu采用同步控制方式时,应组合逻辑控制器中,常使用:_________、_________、_________三级时序系统来提供时信号,而主微程序控制器中多使用_________、_________两级时序系统来提供定时信号。

4、设计微程序制器时,所追求的目标是:(1)_________, (2) _________(3) _________

(4) _________(5) _________.

5、有二进制数n0 n1 n2 n3,奇偶校验值用P表示,则奇校验为_________,偶校验为_________,奇偶校验只能检测_________,无法检测_________.

6、使用高速缓冲存储器是为了解决________________________________问题,存储管理主要是由_________实现,使用虚拟存贮器是为了解决________________问题,存储管理主要_________实现后一种情况下,cpu_________访问第二级存储器。

7、接口是外国设备与主机联系的桥梁,为了使外国设备能主要机控制下工作,一般标准接口都设有四个状态触发的,它们是_________、_________、_________、和_________.

8、中断屏蔽技术的作用可概托为两点:

(1)______________________, (2)________________________.

三、分析题:(总共13分)

1.其计算机总线控制时序图为下图所示,请判断它是哪种控制方式(同/异步)的时序图,并详细分析其整个控制过程,同时用带箭头的细线清楚指出信号间的相互作用关系。(7分)

总线请求BR2

总线同意BG2

设备回答SACY

总线忙BBSY

2.某机有8条微指令I1——I8,每条微指令所包含的微命令控制信号如下表所示,其中a—j分别对应10种不同性质的微命令信号。假设一条微指令的控制字段为8位,试安排微指令的控制字段格式。(6分)

四、计算题:(总共13分)

1、设机器字长为16位,定点表示时,尾数15位,数符1位;浮点表示时,阶码5位,阶符1位,数符1位,尾数9位。(6分)

(1)定点原码整数表示时,最大正数为多少?最小负数为多少?

(2)定点原码小数表示时,最大正数为多少?最小负数为多少?

(3)浮点原码表示地,最大浮点数为多少?最小浮点数为多少?

2、有一个16K×16的存储的,由1K×4位的动态RAM蕊片(蕊片内是64×64结构)构成,向:

(1)总共需要多少RAM蕊片;

(2)采用异步刷新方式,如单元刷新问题隔不超过2ms,则刷新信号周期是多少?

(3)如果用集中刷新方式,存储的刷新一遍最少用多少谈写周期?死时间率是多少?    更多试题试卷,请从页面上方或下方进入,我已经将整站的试卷按字母进行了排列,大家可以按试卷首字母拼音,点击相应的A B C D E...进行查找。

如果本站收集的内容侵犯了你的权利,也请告诉我,我会进行核实后并立即予以删除。

如果认为此网站还可以,告诉你的朋友们吧,我会一如继往,努力拼命的,哈哈!

卓越网:  想购书上海交通大学请点击此处

f8bf9d4c6aeb596e7c3686ac7ba1f243.gif

www.4juan.com 收集整理

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
本科生期末试卷十一 一.选择题(每小题1分,共10分) 1.目前大多数集成电路生产中,所采用的基本材料为___a___。 A.单晶硅 B.非晶硅 C.锑化钼 D.硫化镉 2. 用16位字长(其中一位符号位)表示定点小数时,所能表示的数值范围是___c___。 A.0≤│N│≤1-2-(16+1) B.0≤│N│≤1-2-16 C.0≤│N│≤1-2-(16-1) D.0≤│N│≤1 3. 运算器虽有许多部件组成,但核心部件是___b___。 A.数据总线 B.算术逻辑运算单元 C.多路开关 D.累加寄存器 4. 某计算机字长32位,其存储容量为4MB,若按字编址,它的寻址范围是___a___。 A.0--1M B.0--4MB C.0--4M D.0-¬-1MB 5. 常用的虚拟存贮系统由___a___两级存贮器组成,其中辅存是大容量的磁表面存贮器。 A.主存-辅存 B.快存-主存 C.快存-辅存 D.通用寄存器-主存 6. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用___c___。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 7. 为确定下一微指令的地址,通常采用断定方式,其基本思想是___c___。 A.用程序计数器PC来产生后继微指令地址 B.用微程序计数器μPC来产生后继微指令地址 C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址 D.通过指令中指定一个专门字段来控制产生后继微指令地址 8. 描述PCI总线中基本概念不正确的句子是___c_d__。 A.PCI总线是一个与处理器无关的高速外围总线 B.PCI总线的基本传输机制是猝发式传送 C.PCI设备一定是主设备 D.系统中只允许有一PCI总线 9. 为了使设备相对独立,磁盘控制器的功能全部转移到设备中,主机与设备间采用____a__接口。 A.SCSI B.专用 C.ESDI D.RISC 10. I/O标准接口SCSI中,一块主适配器可以连接___b___台具有SCSI接口的设备。 A.6 B.7 C.8 D.10 二.填空题(每小题3分,共24分) 1.IEEE754标准,一个浮点数由A___符号位___、阶码E、尾数M三个域组成。其中阶码E的值等于指数的B___真值___加上一个固定C___偏移量___。 2. 相联存储器不按地址而是按A___内容___访问的存储器,在cache中用来存放B___行地址表___,在虚拟存储器中用来存放C___页表快表___。 3. 指令操作码字段表征指令的A___操作特性和功能___,而地址码字段指示B___操作数地址___。微小型机中多采用C___二地址 单地址 0地址___混合方式的指令格式。 4. CPU从A___存储器___取出一指令并执行这指令的时间和称为B___取指周期___。由于各种指令的操作功能不同,各种指令的时间和是不同的,但在流水线CPU中要力求做到C___一致___。 5. 微型计算机的标准总线从16位的A___ISA___总线发展到32位的B___eisa___总线,又进一步发展到64位的C___pci___总线。 6. 显示适配器作为CRT和CPU的接口由A___刷新___存储器、B___显示___控制器、C___rombios___三部分组成。 7. 根据地址格式不同,虚拟存贮器分为A___页式___、B___段式___和C___段页式___三种。 8. CPU从主存取出一指令并执行该指令的时间叫做A___取指周期___,它常用若干个B___机器周期___来表示,而后者又包含有若干个C___时钟周期___。 三.应用题 1.(11 分)图B11.1为某ALU部件的内部逻辑图,图中S0、S1为功能选择控制端,Cin为最低位的进位输入端,A(A1-A4)和B(B1-B4)是参与运算的两个数,F(F1-F4)为输出结果,试分析在S0,S1,Cin各种组合件下输出F和输入A,B,Cin的算术关系。 图B11.1 2.(11分)设有两个浮点数x=2Ex×Sx,y=2Ey×Sy,Ex=(-10)2,Sx=(+0.1001)2,Ey=(+10)2,Sy=(+0.1011)2。若尾数4位,数符1位,阶码2位,阶符1位,求x+y=?并写出运算步骤及结果。 3.(11分)机字长32位,常规设计的存储空间≤32M,若将存储空间扩展到256M, 请提出一种可能方案。 4.(11分)今有4级流水线分别完成取值、指令译码并取数、运算、送结果四步操作, 今假设完成各步操作的时间依次为100ns,100ns,80ns,50ns。 请问:(1)流水线的操作周期应设计为多少? (2)若相邻两指令发生数据相关,而且在硬件上不采取措施,那么第二指令要推迟多少时间进行。 (3)如果在硬件设计上加以改进,至少需推迟多少时间? 5.(11分)画出PCI总线结构框图,说明HOST总线、PCI总线、LAGACY总线的功能。 6.(11分)若设备的优先级依次为CD-ROM、扫描仪、硬盘、磁带机、打印机,请用标 准接口SCSI进行配置,画出配置图。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值