某8位微型计算机地址总线为16位,全国2007年10月自考微型计算机原理与应用试题.doc...

全国2007年10月自考微型计算机原理及应用试题

一、单项选择题(本大题共20小题,每小题1分,共20分)

在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。

1.某8位微型计算机系统的地址总线为16位,则内存容量最大为( )

A.64Kb B.64KB

C.128Kb D.128KB

2.已知数字‘0’的ASCII码为48,则‘9’的ASCII码为( )

A.47 B.49

C.57 D.59

3.下列寄存器中属于通用寄存器的是( )

A.CS B.DS

C.SP D.SS

4.下列指令中不属于算术运算指令的是( )

A.ADD AL,[BX] B.AND AL,36H

C.INC AL D.IMUL BL

5.下列指令中属于转移指令的是( )

A.DEC AL B.CMP AL,0

C.JNE LOP D.HLT

6.将数据3618H存放在HYPERLINK "/incsearch/search.asp?key=洢"存储单元中的数据定义语句是( )

A.DATA1 DB 1836H B.DATA1 DB 3618H

C.DATA1 DW 1836H D.DATA1 DW 3618H

7.在工作过程中,需要不断刷新的存储器是( )

A.SRAM B.DRAM

C.PROM D.EPROM

8.2732A芯片有12条地址线,8条数据线,其HYPERLINK "/incsearch/search.asp?key=洢"存储容量为( )

A.2K×4位 B.2K×8位

C.4K×4位 D.4K×8位

9.下列芯片组成的计算机系统采用I/O端口统一编址的是( )

A.8031 B.8086

C.8088 D.80286

10.CPU启动外设而不干预传送过程的传送方式是( )

A.无条件传送方式 B.查询传送方式

C.中断传送方式 D.DMA传送方式

11.8259A的中断优先权管理方式共有5种,系统上电而未对8259A优先权管理方式进行初始化时,8259A就自动进入( )

A.完全嵌套方式 B.自动循环方式

C.特殊循环方式 D.查询排序方式

12.USB使用的连接电缆为( )

A.3芯电缆 B.4芯电缆

C.5芯电缆 D.6芯电缆

13.-7的补码用8位二进制数表示为( )

A B

C D

14.BCD表示的十进制数为( )

A.17 B.22

C.32 D.34

15.下列关于算式运算指令的说法中正确的是( )

A.INC指令不影响标志CF

B.CMP指令执行减法操作,并修改操作数

C.8086的算术运算指令只能处理无符号二进制数

D.除法指令DIV执行后,AX中存放余数

16.指令“MOV AX, [BX]”中,源操作数的默认段寄存器是( )

A.SS B.ES

C.DS D.CS

17.设AL寄存器的初值为90H,指令“OR AL,09H”执行后,AL中的内容是( )

A.09H B.90H

C.99H D.0FFH

18.利用INT 21H调用DOS功能,从键盘输入一个字符送入寄存器AL。调用INT 21H之前,AH应当赋值为( )

A.1 B.2

C.5 D.9

19.当8255A工作在方式1的输出状态时,8255A与外设之间的联络信号为( )

A.IBF、 B. 、 C.IBF、 D. 、 20.在8251A芯片中,实现并行数据转换为串行数据的是( )

A.发送缓冲器 B.接收缓冲器

C.数据总线缓冲器 D.MODEM控制

二、多项选择题(本大题共5小题,每小题2分,共10分)

在每小题列出的五个备选项中至少有两个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选、少选或未选均无分。

21.下列指令执行后,可使AX寄存器内容清零的指令有( )

A.MOV AX,0 B.SUB AX,AX

C.AND AX,0 D.TEST AX,0

E.XOR AX,AX

22.类型指定运算符PTR可以为标号指定的类型有( )

A.BYTE B.DWORD

C.FAR D.NEAR

E.WORD

23.8086CPU响应可屏蔽中断INTR的条件包括( )

A.外设有中断请求,中断接口中的中断请求触发器置1

B.中断接口中的中断屏蔽触发器置1

C.CPU开中断(IF=1)

D.CPU完成当前指令周期

E.CPU完成当前总线周期

24.向8255A的端口A写入数据时,下列引脚中信号为0的有( )

A. B. C. D.A1

E.A0

25.下列关于RS—232的相关描述中正确的有(

1. 该存储系统的地址分配情况如下: - 0-8191为系统程序区,共8192个字节,按字节编址,由只读存储器芯片组成。 - 8192-24575为用户程序区,共16384个字节,按字节编址,由可读写存储器芯片组成。 - 24576-32767为系统程序工作区,共2048个字节,按字节编址,由可读写存储器芯片组成。 2. 根据存储需求,可选用如下存储芯片: - 系统程序区:选择8K*8位的EPROM芯片,1片。 - 用户程序区:选择2片16K*1的SRAM芯片,或者4片4K*8位的SRAM芯片,或者2片8K*8位的SRAM芯片,或者1片16K*8位的SRAM芯片。 - 系统程序工作区:选择1片2K*8位的SRAM芯片。 3. 片选逻辑的设计过程如下: - 对于8K*8位的EPROM芯片,只需要一个CS’信号即可控制,因此将CS’信号直接连接到CPU的一个地址线上。 - 对于16K*1的SRAM芯片,需要两个CS’信号,因此可以使用一个3:8译码器74LS138将一个地址线解码为8个CS’信号,其中7个信号用于选择SRAM芯片,另外一个信号用于选择EPROM芯片。 - 对于4K*8位的SRAM芯片,需要4个CS’信号,因此可以使用两个3:8译码器74LS138将两个地址线解码为16个CS’信号,其中14个信号用于选择SRAM芯片,另外两个信号用于选择EPROM芯片和系统程序工作区的SRAM芯片。 - 对于8K*8位的SRAM芯片,需要两个CS’信号,因此可以使用一个3:8译码器74LS138将一个地址线解码为8个CS’信号,其中7个信号用于选择SRAM芯片,另外一个信号用于选择EPROM芯片。 - 对于16K*8位的SRAM芯片,只需要一个CS’信号即可控制,因此将CS’信号直接连接到CPU的一个地址线上。 4. 主存储器的逻辑框图如下所示: ``` +--------+ | CPU | +--------+ | | +--------------+ | | | 8K×8 EPROM | | | +--------------+ | | +--------------+ +--------------+ | | | | | 16K×1 SRAM 1 | | 16K×1 SRAM 2 | | | | | +--------------+ +--------------+ | | | | +-----+ +--------+ | CS' | | | | 3:8译码器 74LS138 | 8K×8 | | | | SRAM | +-----+ | | +--------+ | | +--------+ | | | 2K×8 | | SRAM | | | +--------+ ``` 其中,CS'信号由3:8译码器74LS138产生。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值