《计算机组成原理》单元测试3 试题 参考答案
一、单项选择题(每题1分,共45分)
1、 CPU响应中断的时间是______。
A.中断源提出请求 B.取指周期结束 C.执行周期结束 D.间址周期结束。
2、下列说法中______是正确的。
A.加法指令的执行周期一定要访存;
B.加法指令的执行周期一定不访存;
C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;
D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。
3、DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作______。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA
4、总线通信中的同步控制是______。
A.只适合于CPU控制的方式;B.由统一时序控制的方式;C.只适合于外围设备控制的方式;
D.只适合于主存
5、以下______是错误的。
A.中断服务程序可以是操作系统模块;
B.中断向量就是中断服务程序的入口地址;
C.中断向量法可以提高识别中断源的速度;
D.软件查询法和硬件法都能找到中断服务程序的入口地址。
6、在中断周期中,将允许中断触发器置“0”的操作由______完成。
A.硬件;B.关中断指令;C.开中断指令;D.软件。
7、水平型微指令的特点是______。
A.一次可以完成多个操作;
B.微指令的操作控制字段不进行编码;
C.微指令的格式简短;
D.微指令的格式较长。
8、以下叙述______是正确的。
A.外部设备一旦发出中断请求,便立即得到CPU的响应;
B.外部设备一旦发出中断请求,CPU应立即响应;
C.中断方式一般用于处理随机出现的服务请求;
D.程序查询用于键盘中断
9、DMA接口电路中有程序中断部件,其作用是______。
A.实现数据传送; B.向CPU提出总线使用权; C.向CPU提出传输结束; D.发中断请求。
10、CPU中的译码器主要用于______ 。
A.地址译码; B.指令译码; C.选择多路数据至ALU; D.数据译码。
11、CPU不包括______。
A.地址寄存器; B.指令寄存器IR; C.地址译码器; D.通用寄存器
12、 存放当前欲执行指令的寄存器是______。
A.MAR; B.PC; C.MDR; D.IR。
13、 在独立请求方式下,若有N个设备,则______。
A.有一个总线请求信号和一个总线响应信号;