触发器已经在另一张表上存在_RS触发器个人总结

d014c23dd5c081f70a3a531c7527e0f2.png

触发器是由两个与非门构成的,两个输入的信号分别为S和R,我们可以把R信号当做一个复位信号,并且是一个低电平有效的信号,学过FPGA的都知道,当复位信号到来的时候,输出的信号为0,我们先分析一下将R信号置零,由于是一个与非门,我们知道当输入的信号为0的时候,输出的信号始终为1,所以G1端输入信号就变成S和1,所以当S为1的时候输出的Q信号就为0。

然后再开始分析当S为0的时候,输出的Q信号应该为0,这个时候输出的信号Q=~Q,这是在设计上不能存在的条件,所以这个状态是不稳定的状态。为什么不能存在,因为我们的想法是输出信号Q 和非Q是一对相反的输出,此时他们两个信号相同了,不符合我们的设计所以说一个不稳定的状态。

然后我们在分析当R信号为1的时候,并且S信号为0的时候,我们就可以得到输出的Q信号为1,所以G2的输入信号就是1和1,输出~Q就是0,Q和~Q是相反的。

最后我们分析当R信号为1的时候,并且S信号也为1的时候,根据与非门,我们可以得到,如果上一个状态输出的Q和~Q是多少,我们当前状态输出的Q和~Q就是多少,为什么这样说呢,也为我们假设Q=1,~Q=0,则G2的输入信号就一个是一个1和1,输出~Q信号的就是一个0,和之前的输出的~Q信号一样,同样的输出的Q信号也和之前的一样,所以保持一个不变的状态。

对于网上说的Qn和Qn+1,就是一个是当前状态一个是下一个状态,也可以理解为一个是上一个状态一个是这一个状态,触发器受到之前状态的影响,也收到当前输入的影响。我们在分析的时候,不能把这个当成一个整体来分析,我们可以先分析一条支路,然后通过这条支路在分析另一条路,最后变成一个整体。

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值