emif接口速率问题_基于EMIF接口的双速率1553B总线设备通信方法与流程

本发明涉及计算机总线通信

技术领域:

,尤其涉及一种基于EMIF(ExternalMemoryInterface,外部存储器接口)接口的双速率1553B总线设备通信方法。

背景技术:

:某一1553B总线通信设备,如果采用一个DSP(DigitalSignalProcessing,数字信号处理)处理器连接一个1553B总线控制器,需要同时采用1Mbps和4Mbps的通信速率分别与不同的1553B总线设备进行通信。如果在DSP处理器上对1553B总线控制器采用切换速率配置的方式,来实现同时与1Mbps和4Mbps的1553B总线设备通信,势必会造成信号的不同步或者数据的丢失。技术实现要素:针对上述问题,本发明提供了一种基于EMIF接口的双速率1553B总线设备通信方法,利用DSP处理器向FPGA(Field-ProgrammableGateArray,现场可编程逻辑门阵列)发送命令包和中断信号,FPGA分别与速率为1Mbps和4Mbps的1553B总线控制器连接,执行DSP处理器所发送的命令,FPGA执行命令后向DSP处理器返回应答包,通过上述方法实现同时对1Mbps和4Mbps速率的1553B总线设备通信,并且保证信号的同步性和完整性。为实现上述目的,本发明提供了一种基于EMIF接口的双速率1553B总线设备通信方法,包括:DSP处理器通过EMIF总线向FPGA发送命令包和中断信号;所述FPGA根据所述中断信号分别通过1Mbps和4Mbps的1553B总线控制器执行所述命令包对应的命令;所述FPGA向所述DSP处理器返回应答包和中断通知。在上述技术方案中,优选地,基

  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值