![b1386bc0678aea858750ced798492994.png](https://i-blog.csdnimg.cn/blog_migrate/5c4574ca989bd661e53322ee9eba57a9.jpeg)
在布线时,模拟器件和数字器件都需要这些类型的电容,都需要靠近其电源引脚连接一个电容,此电容值通常为0.1uF。系统供电电源侧需要另一类电容,通常此电容值大约为10uF。 这些电容的位置如图1所示。电容取值范围为推荐值的1/10至10倍之间。但引脚须较短,且要尽量靠近器件(对于0.1uF电容)或供电电源(对于10uF电容)。
![8ef71904a45518515d15703abccfcfb6.png](https://i-blog.csdnimg.cn/blog_migrate/47453fd33328efa6922b9e4b3cd2fb43.png)
![21203235b0e1970841248556c6bc531a.png](https://i-blog.csdnimg.cn/blog_migrate/a4c628ba4e064cb30963cef605ba09ff.png)
![ae95bb07bed91fc851dad7619f475b50.png](https://i-blog.csdnimg.cn/blog_migrate/45ba270cd72da35dca0521fbc7898f6f.png)
电源线和地线的位置良好配合,可以降低电磁干扰的可能性。如果电源线和地线配合不当,会设计出系统环路,并很可能会产生噪声。 电源线和地线配合不当的PCB设计示例如图2所示,此电路板上,设计出的环路面积为697cm²。采用图3所示的方法,电路板上或电路板外的辐射噪声在环路中感应电压的可能性可大为降低。 02
模拟和数字领域布线策略的不同之处 ▍地平面是个难题
电路板布线的基本知识既适用于模拟电路,也适用于数字电路。一个基本的经验准则是使用不间断的地平面,这一常识降低了数字电路中的dI/dt(电流随时间的变化)效应,这一效应会改变地的电势并会使噪声进入模拟电路。 数字和模拟电路的布线技巧基本相同,但有一点除外。对于模拟电路,还有另外一点需要注意,就是要将数字信号线和地平面中的回路尽量远离模拟电路。这一点可以通过如下做法来实现:将模拟地平面单独连接到系统地连接端,或者将模拟电路放置在电路板的最远端,也就是线路的末端。这样做是为了保持信号路径所受到的外部干扰最小。 对于数字电路就不需要这样做,数字电路可容忍地平面上的大量噪声,而不会出现问题。
![7cdd966620472ccdc97c9097aa1c882d.png](https://i-blog.csdnimg.cn/blog_migrate/49c47c02ecf3dece0e0677c8aacff210.jpeg)
![d64e8ee84fd4e2b6458b95f31892e681.png](https://i-blog.csdnimg.cn/blog_migrate/f6d749f8f06b82d3361d878923086df9.jpeg)
![7ead3a7d4c83b7e36bbc729af666519e.png](https://i-blog.csdnimg.cn/blog_migrate/eae20e2a1866996c70cf40b417fa647c.jpeg)
如上所述,在每个PCB设计中,电路的噪声部分和“安静”部分(非噪声部分)要分隔开。一般来说,数字电路“富含”噪声,而且对噪声不敏感(因为数字电路有较大的电压噪声容限);相反,模拟电路的电压噪声容限就小得多。 两者之中,模拟电路对开关噪声最为敏感。在混合信号系统的布线中,这两种电路要分隔开,如图4所示。 ▍PCB设计产生的寄生元件
PCB设计中很容易形成可能产生问题的两种基本寄生元件:寄生电容和寄生电感。 设计电路板时,放置两条彼此靠近的走线就会产生寄生电容。可以这样做:在不同的两层,将一条走线放置在另一条走线的上方;或者在同一层,将一条走线放置在另一条走线的旁边,如图5所示。 在这两种走线配置中,一条走线上电压随时间的变化(dV/dt)可能在另一条走线上产生电流。如果另一条走线是高阻抗的,电场产生的电流将转化为电压。 快速电压瞬变最常发生在模拟信号设计的数字侧。如果发生快速电压瞬变的走线靠近高阻抗模拟走线,这种误差将严重影响模拟电路的精度。在这种环境中,模拟电路有两个不利的方面:其噪声容限比数字电路低得多;高阻抗走线比较常见。 采用下述两种技术之一可以减少这种现象。最常用的技术是根据电容的方程,改变走线之间的尺寸。要改变的最有效尺寸是两条走线之间的距离。应该注意,变量d在电容方程的分母中,d增加,容抗会降低。可改变的另一个变量是两条走线的长度。在这种情况下,长度L降低,两条走线之间的容抗也会降低。 另一种技术是在这两条走线之间布地线。地线是低阻抗的,而且添加这样的另外一条走线将削弱产生干扰的电场,如图5所示。 电路板中寄生电感产生的原理与寄生电容形成的原理类似。也是布两条走线,在不同的两层,将一条走线放置在另一条走线的上方;或者在同一层,将一条走线放置在另一条的旁边,如图6所示。 在这两种走线配置中,一条走线上电流随时间的变化(dI/dt),由于这条走线的感抗,会在同一条走线上产生电压;并由于互感的存在,会在另一条走线上产生成比例的电流。如果在第一条走线上的电压变化足够大,干扰可能会降低数字电路的电压容限而产生误差。并不只是在数字电路中才会发生这种现象,但这种现象在数字电路中比较常见,因为数字电路中存在较大的瞬时开关电流。 为消除电磁干扰源的潜在噪声,最好将“安静”的模拟线路和噪声I/O端口分开。要设法实现低阻抗的电源和地网络,应尽量减小数字电路导线的感抗,尽量降低模拟电路的电容耦合。 03
结语
数字和模拟范围确定后,谨慎地布线对获得成功的PCB至关重要。布线策略通常作为经验准则向大家介绍,因为很难在实验室环境中测试出产品的最终成功与否。因此,尽管数字和模拟电路的布线策略存在相似之处,还是要认识到并认真对待其布线策略的差别。 -END- 免责声明:整理文章为传播相关技术,版权归原作者所有,如有侵权,请联系删除
推荐阅读
【1】终于整理齐了,电子工程师“设计锦囊”,你值得拥有!
【2】半导体行业的人都在关注这几个公众号
【3】10种常用的软件滤波方法及示例程序
【4】如何着手电源设计?3种经典拓扑详解(附电路图、计算公式)
![07dbc3d6ed44bdade468252c08e672d7.gif](https://i-blog.csdnimg.cn/blog_migrate/742b329775c5fde5c8bb2c01b9c6b55b.gif)
你和大牛工程师之间到底差了啥?
加入技术交流群,与高手面对面
添加管理员微信
加入“中国电子网微信群”交流
![a30c23dd14a4983d6b0012179a3cafca.gif](https://i-blog.csdnimg.cn/blog_migrate/5e1f83b61a507459dda09d7c1536183e.gif)
具体加群详情请戳
→“中国电子网技术交流群” ←