tx2 fpga pcie无法读写_FPGA从入门到精通(1) - 前序

f564e12dfe09bc948b78a6431316e2a7.png

毕业后,从一个嵌入式硬件狗转做FPGA工程师,从中兜兜转转绕了不少弯路,为了给后人避坑,所以今天开始写有关FPGA从入门到精通的教程吧,这也算是给我国集成电路的发展做出微薄的贡献吧。

本门课程主要是针对有一定数电基础的人看的。所以不会不像其他教程那样,上来就跟你讲verilog,跑马灯,按键,计数器等等。因为这么学,最后只会越来越让自己感觉所做的事情和个程序猿无差,与我的初心不符。所以我会更加偏向于从硬件设计的角度向读者加以讲解FPGA,这样才会在FPGA这条道路上越走越远,越吃越精。

本门课程主要分为三部分:

1.从FPGA的器件内部结构出发(这里以XILINX为主,其实无论是XILINX ,ALTERA,LATTICE,国产 。它们内部架构以及开发软件,其实都大同小异,一通则百通),讲解硬件描述语言是如何与内部单元和连线一一对应的。一般而言,FPGA内部(图1 XILINX A7系列的 Feature Summary)主要包含以下几大件。从实际出发,器件有啥我讲啥

(1)不讲Logic Cells 因为Logic Cells是由 Slices组成的 ,Slices 数 * 6.4 =Logic Cells。

(2)CLB(主要包括Slices ,DRAM&#x

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值