- 博客(3)
- 收藏
- 关注
原创 Matlab_Simulink舍入模式在电路中的实现
该篇文章适用于电路算法工程师和数字IC设计工程师;适用于算法数字电路化的项目,例如DAC、数字滤波器的实现等等。【后续还会补充浮点数的无损定点化、以及电路饱和模式的实现】
2024-04-19 17:45:37 1335 1
原创 VCS UPF DEMO解析
其中控制端口inst_on是Chip_Top的顶层输入端口,当inst_on为低电平时,开关inst_sw打开,VDDI供电到VDDIS,最终给INST电源域供电,完成Power Gating的功能。基于上述的Design,DEMO将其划分为五个电源域:TOP、INST、GPRS、MULT以及GENPP,分别对应Desgin中的ChipTop、InstDecode、GPRs、Multiplier和GENPP模块。图中红色圆框圈出来的带+的圆表明电源域的供电口,带-的圆圈表明电源域的地。
2023-10-08 17:26:59 3089 19
原创 时序路径判定
时序路径起点:input、CLK 时序路径终点:output、D 时序路径的判定原则:除Input->Output的时序路径外,其余时序路径只能够在两个D触发器之间,不能超过两个以上。例子:默认上述为同步电路,时序路径一共有七条,用不同颜色箭头标出。分别是①Input--->Output②Input--->D1③CLK1--->D2④CLK1--->D3⑤CLK2--->D4⑥CLK3--->D4⑦CL...
2021-05-21 10:22:11 837
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人