Analog Design
文章平均质量分 57
天印湖的倒影
Try not to Be Spice Monkey ~
展开
-
EMX,PROC文件与电感的简单仿真
EMX,电感建模,proc文件原创 2023-02-13 15:54:35 · 8325 阅读 · 8 评论 -
cdl import (spicein) 电阻电容电感二极管等特殊器件
如何在virtuoso中导入电阻原创 2022-06-12 22:04:19 · 1427 阅读 · 1 评论 -
BSIM4中moscap仿真注意nqsmod参数
BSIM4对mos管的建模有一个参数叫nqsmod,默认nqsmod=0,此时仿真mos管的channel cap会带宽偏大,如果要精确仿真moscap的带宽,需要手动改model file,讲nqsmod设成1;需要注意的是,varactor一般是积累型电容,不存在一个S/D的沟道,电容存在于gate和well之间,和mosfet是有差别的,暂时没有看到varactor有nqsmod的影响;在logic工艺的model file里,varactor被建模成一个变化的电容器件,而在RF工艺的model原创 2022-04-20 10:25:30 · 1520 阅读 · 0 评论 -
cadence IC61 virtuoso 添加反标电容/电阻以及其他需要lvs ignore的器件处理方法(两端口)
感谢EDA经验分享群的群友"郁离子"教授的方法,在.simrc里添加如下一段话,电路图示例和CDL out的结果如图所示。其他多端口的器件处理方法和short之后net的命名问题可以参考cadence help documentation。...原创 2021-11-28 20:14:26 · 4624 阅读 · 0 评论 -
德州农机sam palermo主页
Sam Palermo - Teaching原创 2021-11-10 19:06:35 · 242 阅读 · 0 评论 -
cadence schematic composer/ADE virtuoso IC61 怎么样修改器件annotation
Virtuosity: Saving, Loading and Sharing ADE Annotation Settings - Custom IC Design - Cadence Blogs - Cadence Community原创 2021-11-08 14:35:22 · 1599 阅读 · 0 评论 -
spectre仿真中如何保存dspf内部节点
https://community.cadence.com/cadence_technology_forums/f/custom-ic-design/42364/saving-net-voltage-and-pin-currents-at-block-level-and-also-saving-current-in-the-mos-transistors-pins-in-extracted-view/1362576?focus=true// Save file example. Run "spectr转载 2021-08-25 10:08:43 · 3077 阅读 · 2 评论 -
华大九天empyrean的RCExplorer试用
华大九天在19年往高校推广了一波自家的AMS设计套件。这两天无聊就试用了一把这个有趣的工具RCExplorer,这个工具简单的说就是在layout阶段获取一些关于寄生的先验知识,从而为优化版图设计或者在版图后调试提供依据。华大的这个工具可以说是对标candence家的layout EDA/EDA browser(打开layout view,launch->layout EDA就可以打开)过程不细说,大概步骤在华大的pdf教程中都能找到,第一步就是吃进和工艺相关的itf文件,table文件,lay.原创 2021-08-22 19:22:56 · 2490 阅读 · 3 评论 -
PDK中的几种描述工艺参数的文件
一般拿到PDK除了要检查metal scheme,spice模型之外还要检查rule deck,比如calibre的LVS rule文件,DRC文件,post layout提取用的xrc_rule,如果是starrc抽取则是nxtgrd文件,qrc则是qrcTechfile;另外一些工具也需要用到ict文件,比如layout EDA中EDA browser会用到ict文件,电磁抽取工具EMX也是如此。那么这些文件的关系如何呢?原文链接http://blog.sina.com.cn/s/blog_6c0.转载 2021-08-22 17:08:28 · 17240 阅读 · 0 评论 -
MOSFet cutoff frequency ( From google)
转载 2020-06-29 17:30:04 · 231 阅读 · 0 评论 -
Slicer simulation - Noise
Periodic noise analysis (pnoise) can be used to estimate the slicer noise. Pnoise is a small signal analysis performed after the pss has been calculated using SpectreRF shooting Newton periodic stead...原创 2020-04-07 19:15:37 · 968 阅读 · 1 评论 -
Slicer/DCVS simulation - metastability 动态比较器的亚稳态仿真
1, Dynamic latch comparator (slicer), rather than the traditional continuous time comparator, uses the "metastability" instead of "gain" or "bandwidth" to characterize the circuit design. [1]2, To s...原创 2020-04-03 16:10:45 · 1823 阅读 · 3 评论 -
Negative C Net for fast settling
Considering RL and CL,Normalized output Zunit = [ Zout || RL || 1/(sCL) ] / RL=[ Assume C (node effective Cap) = 2×C, A=gmRL, Ck=C/CL ], use python to calculate step response vs. couples of...原创 2019-07-23 08:38:48 · 202 阅读 · 0 评论 -
python for autozero
#!/usr/bin/env python3from matplotlib import pyplot as pltimport numpy as npimport scipy as scinp.seterr(divide='ignore',invalid='ignore')fTs=np.arange(-10,10,0.01)pi=np.pih0=((1-sci.sin(2*...原创 2019-03-12 21:56:11 · 246 阅读 · 0 评论 -
Paper Reading: DOI: 10.1109/5.542410 (1)
Paper: Circuit techniques for reducing the effects of op-amp imperfections: autozeroing, correlated double sampling, and chopper stabilization原创 2019-03-10 14:42:25 · 1425 阅读 · 0 评论