ARM架构中的Cache stashing介绍

在这里插入图片描述

  • Reliability, Availability, and I/O coherent Requesting Node (RN-I)
  • I/O coherent Requesting Node with DVM support (RN-D)
  • Fully coherent Home Node (HN-F)
  • I/O coherent Home Node(HN-I)
  • I/O coherent Home Node + DVM Node (HN-D)
  • I/O coherent Home Node + DTC (HN-T)
  • I/O coherent Home Node + Distributed DVM Node (HNV)
  • I/O coherent Home Node + PCIe optimization (HN-P)
  • CHI Subordinate Node (SNF)

缓存存储

缓存存储是一种在系统内特定缓存中安装数据的机制。CHI-B引入了该特性以提高系统性能。缓存存储机制通过在数据未来使用点附近分配缓存线来提高系统性能。这可以在数据被使用时降低内存访问延迟。

通常,缓存存储请求由RN-I和RN-D节点发起。缓存存储请求是一种建议,而不是强制性操作,建议将特定的缓存线安装在系统中的特定缓存中。接收缓存存储请求的设备可以忽略该请求。

CHI支持两种主要形式的缓存存储:包含写数据的存储事务和无数据的存储事务。这两种形式的缓存存储可以针对不同缓存级别作为存储目标。

缓存存储支持已添加到ACE5-Lite协议中。CHI协议非常灵活,允许缓存存储请求采取多种形式。

本节描述了不同形式的

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

代码改变世界ctw

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值