0 创建要求
新建一个工程,在工程里添加一个PLL的IP,并在顶层模块完成例化,实现100MHZ的输入时钟,分频为50M,100M,200M,400M。
1 创建环境
Quartus II版本:Quartus Prime Pro 18.1
处理器:Intel® Core™ i7-7700K CPU @ 4.20GHz
2 开始
2.1 新建一个工程
- 建立文件夹*:存储Quartus II工程
- File -> New Project Wizard -> Next,如下图所示
- 指定工程所在工作库文件夹;指定工程名;指定顶层文件是提名
- 如有预先可用的设计文件,则添加;否则Next
- 本文章目的创建PLL,所以一路默认❀
*:用于存储自己的QuartusⅡ工程,工程目录的路径名应该只有字母、数字和下划线,以字母为首字符,且不要包含中文和其他符号。
2.2 创建PLL IP核
如下图所示,在搜索栏里搜索:“PLL”。