使用Quartus II 18.1软件创建PLL IP核

本文档详细介绍了如何在Quartus II 18.1环境中创建并配置PLL IP核,以实现100MHz输入时钟,输出50MHz、100MHz、200MHz和400MHz四种频率。步骤包括新建工程、创建PLL IP、设置分频参数以及例化代码的生成和使用。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

0 创建要求

新建一个工程,在工程里添加一个PLL的IP,并在顶层模块完成例化,实现100MHZ的输入时钟,分频为50M,100M,200M,400M。

1 创建环境

Quartus II版本:Quartus Prime Pro 18.1
处理器:Intel® Core™ i7-7700K CPU @ 4.20GHz

2 开始

2.1 新建一个工程

  1. 建立文件夹*:存储Quartus II工程
  2. File -> New Project Wizard -> Next,如下图所示

图2.1  New一个新的工程

  1. 指定工程所在工作库文件夹;指定工程名;指定顶层文件是提名
  2. 如有预先可用的设计文件,则添加;否则Next
  3. 本文章目的创建PLL,所以一路默认❀

*:用于存储自己的QuartusⅡ工程,工程目录的路径名应该只有字母、数字和下划线,以字母为首字符,且不要包含中文和其他符号。

2.2 创建PLL IP核

如下图所示,在搜索栏里搜索:“PLL”。

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值