EDA课程设计(设计一个4时隙的时分复用模块)(岭)

一、实验目的及要求

1、理解时分复用原理、帧头的作用、时隙的概念;

2、帧脉冲、位时钟产生方法;

3、基于CPLD时分复用解复用的实现方法。

二、实验原理与内容

  1. 设计原理

时分复用时现代通信技术中最常用的传输技术,它能大大提高线路的利用率,实际通信中1 个基群E1的参数是:帧周期:125US、时隙数:32个;线路速率:2048Kb/s;

时分复用可以用专用芯片实现,也可以用可编程逻辑器件实现。本设计我们通过用CPLD来实现时分复用和解复用;

  1. 时分复用基本概念

欲传输的多路信号分配以固定的传输时隙(时间),以统一的时间间隔依次循环进行断续传输,从而实现多路复用的技术。

利用各信号的抽样值在时间上不相互重叠, 来达到在同一信道中传输多路信号的一种方法。将时间分割成不同的小段,如果每个样点的持续时间为25μs,则采样值信号的相邻两个样点之间就有100μs的空闲时间。

 三、设计任务

  1. 设计一个4时隙的时分复用模块;

要求:帧周期125US,0时隙为帧头,1时隙64Kb PCM数据,2时隙为64K CVSD数据;3时隙填充数据

      2.设计一个时分解复用模块;

要求:恢复1时隙PCM和2时隙CVSD数据;

     3.将解复用出的PCM数据和CVSD数据送PCM模块和CVSD模块译码,通过语音验证复用解复用软件是否正确;

四、设计步骤

1、参考提供的时分复用解复用例程,理解复用解复用原理;

2、熟悉在Quartus环境下用Verilog语言或图形输入法编制时分复用解复用软件;

3、将PCM编码模块和CVSD模块产生的64K数据送入时分复用模块;

4、用导线连接39P04和39P05

5、将39P06和39P07数据分别送到PCM和CVSD模块,测试译码输出的模拟信号和原输入模拟信号是否一致;

五、实验过程

1、基本概念

(1)抽样频率

对连续信号进行等间隔采样形成采样信号,采样信号的频谱是原连续信号的频谱以采样频率为周期,进行周期性延拓形成的。当不发生频谱混叠时,运用理想低通滤波器就可以恢复频谱,进而恢复原连续信号。为不发生频谱混叠,采样频率至少是被采样最高频率的2倍,话音信号的最高频率是3400Hz。通常采样频率是8000Hz

2)PCM编码

抽样所得不是数字信号,需要对其进行量化和编码才能作为数字信号,进行传输。在A律13折线PCM编码中,由于正、负各有8段。每段16个量化级别,共计2*8*16=256个量化级别。一次编码位数是8,码流速率=8*抽样频率。据通信原理实验指导书所言码流速率由时钟与基带数据发生模块拨码器4SW02控制在做时分复用实验时为64K/s,采样频率也就是8KHz。
(3)cvsd编码

CVSD是一种增量调制,增量调制编码每次取样只编一位码,这一位编码不是表示信号抽样值的大小,而是表示抽样幅度的增量,即采用一位二进制数码“1”或“0”来表示信号在抽样时刻的值相对于前一个抽样时刻的值是增大还在减小,增大则输出“1”码,减小则输出“0”码。输出的“1”、“0”只是表示信号相对于前一个时刻的增减,不表示信号的幅值。据通信原理实验指导书所言码流速率由时钟与基带数据发生模块拨码器4SW02控制在做时分复用实验时为64K/s

后续资料(程序、使用说明、原理分析)程序点击下方链接获取:

课程设计-TDMA-4时隙时分复用解复用开发(岭)-网络设备文档类资源-CSDN下载

效果展示:

基于CPLD的时分多址复用_哔哩哔哩_bilibili

  • 1
    点赞
  • 11
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

Jerry_no_name

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值