1.1 RISC-V硬件平台术语

几个术语

RISC-V硬件平台可以包含一个或多个RISC-V核,以及其他非RISC-V兼容核,专用功能加速器,各种物理存储结构(ram&rom),I/O设备,和内连接结构来保证所有组件间通信。

如果一个组件包含独立的取指单元,用术语叫。RISC-V兼容核可以通过多线程支持多个RISC-V兼容硬件线程。RISC-V核也能带有额外的专用指令集扩展,或者协处理器。

我们是用术语协处理器(Coprocessor)指代那些附加到RISC-V核心上单元,它主要由RISCV指令流排序,但包含额外体系结构状态与指令集扩展的。另外,它们相对于RISCV指令流有一些有限的主权。

我们是用术语加速器(Accelerator)来指代那些不可编程功能固定的单元,或者能够自主运行但专用于某些特定任务的核心。
我们预见许多可编程加速器将会基于RISCV核心,带特定的指令集扩展或定制的协处理器。例如,I/O加速器是一类重要的RISCV加速器。它们负
责减轻主应用核心中的I/O处理任务负载。

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值