![](https://img-blog.csdnimg.cn/20201014180756930.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
数字逻辑
作业写不完的卑微小cookie
你连夜都不熬,那你熬什么,奥利给吗?
展开
-
数字逻辑课程设计——自动售货机
选题:自动售货机一、设计任务1、允许向售货机投入1元的硬币,有4种商品可以选择(商品号从1到4号)。首先,用一个键选择商品,在数码管上显示商品号和单价;然后投币,投币时,按一次键模仿投入1元硬币。投币的数量显示在数码管上。投入硬币的数量够买入商品时,点亮一个指示灯,表示商品已经售出。如果,输入的硬币不够数,按退款键可以退出硬币,清除所有显示数据。2、开始使用前,售货机的商品的单价用按键输入,并保存在四个寄存器中,每件商品的单价为1到9元。每一次只能选一种商品。二、设计方法参考利用四个锁存器74原创 2020-07-08 18:13:35 · 6174 阅读 · 0 评论 -
数字逻辑——反函数、对偶函数,用逻辑代数公式化简为最简与或式练习题
一、问题描述1、求下面函数的反函数和对偶函数:2、试用逻辑代数公式化简下列各式为最简与或式:二、问题解答原创 2020-07-06 18:32:04 · 25408 阅读 · 4 评论 -
数字逻辑组合电路分析练习题
组合电路分析一、问题描述1、分析下图所示电路的功能。要求:(1)写出该电路输出的逻辑函数表达式;(2)列出真值表:(3)描述该电路的功能。二、问题解答原创 2020-07-04 15:54:54 · 5514 阅读 · 0 评论 -
数字逻辑——时序逻辑电路
时序逻辑电路1.时序逻辑电路的组成①触发器②组合逻辑电路2.时序逻辑电路的分类(1)按照时钟脉冲CP的加入时刻分类①同步时序逻辑②异步时序逻辑(2)按照输出变量与输入变量的关系分类①米利型电路有外加输入信号②摩尔型电路不需要外加输入信号(3)按输入变量的类型分类①输入信号是脉冲,则称为脉冲控制型时序逻辑电路②输入信号是电位,则称为电位控制型时序逻辑电路3.时序逻辑电路分析分析步骤:①写出方程,从给定的逻辑图中写出各触发器的输入方程(驱动方程),然后将输入方程代入触发器的特性方原创 2020-06-28 00:25:40 · 1420 阅读 · 0 评论 -
数字逻辑——触发器的选用和使用注意事项
触发器的选用和使用注意事项触发器的种类繁多并且各具特色,在进行逻辑电路设计时,必须根据实际需求从以下几个方面做出合理的选择1.合理选择触发器(1)从逻辑功能来选择触发器如果要将输入信号才能入触发器中,则选择D触发器。如果需要一个输入信号并且要求触发器具有翻转和保持功能,则选择T触发器(可以用JK触发器转换为T触发器)。如果只需要翻转功能,则选择T’触发器。如果需要两个输入信号,要求触发器具有置0、置1、保持和翻转功能,则选用JK触发器。(2)从电路结构形式来选择触发器如果触发器只用作寄存一位进制原创 2020-06-27 23:34:43 · 5686 阅读 · 0 评论 -
数字逻辑练习题(十二)
一、问题描述某同步时序逻辑电路如下图所示⑴写出输出方程、激励方程和状态方程;⑵写出状态转换真值表;⑶试画出状态转换图;⑷设各触发器初始状态均为0,试画出图中Q1、Q2和Z的输出波形。⑸简单描述该电路的功能。二、问题解答...原创 2020-06-27 00:33:59 · 951 阅读 · 0 评论 -
数字逻辑练习题(十一)利用74LS161设计一个七进制计数器
一、题目描述已知74LS161为同步四位二进制加法计数器,其逻辑符号和功能表如下,请利用74LS161设计一个七进制计数器。应写出分析设计过程。二、问题解答(1)分析采用同步置数法进行设计:...原创 2020-06-27 00:09:43 · 55400 阅读 · 2 评论 -
数字逻辑练习题(十)设计三人表决电路
一、题目描述设计一个三人表决电路,将A,B,C分别看作是三个人对某一提案的表决,“1”表示赞成,“0”表示反对;将F看作是对该提案的表决结果,“1”表示通过,“0”表示不通过。只要有两个或两个以上的输入变量为1,则输出F=1,否则F=0。要求采用下面图中所示的八选一数据选择器实现该电路,应有设计的具体步骤,绘制电路清晰。二、题目解答正确答案:真值表:X0=X1=X2=X4=0 , X3=X5=X6=X7=1画出电路:...原创 2020-06-26 23:46:59 · 26611 阅读 · 4 评论 -
数字逻辑练习题(九) 分析由四选一多路数据选择器构成的电路
一、题目描述分析下面由四选一多路数据选择器构成的电路,写出输出F的函数表达式,分析该电路功能。二、题目解答正确答案:原创 2020-06-26 23:22:46 · 10984 阅读 · 0 评论 -
数字逻辑习题(八) 根据JK触发器和CP波形,画出Q端的波形
一、题目描述根据下图所示的JK触发器和CP波形,画出Q端的波形。设触发器的初始状态为“0”二、题目解答正确答案:波形图:原创 2020-06-26 22:51:01 · 21148 阅读 · 1 评论 -
数字逻辑练习题(七) 用74LS138译码器和门电路实现逻辑函数
一、题目描述试用74LS138译码器和门电路实现下面的逻辑函数。要求写清设计步骤。译码器如下图所示。二、题目解答正确答案:逻辑电路图如下:原创 2020-06-26 22:40:17 · 55068 阅读 · 6 评论 -
数字逻辑练习题(六)设计一个组合逻辑电路
一、题目描述设计一个组合逻辑电路,输入为一8421BCD码,若输入的编码对应的十进制数小于等于5输出为0,大于5输出为1。电路用与非门实现。二、题目解答正确答案:设输入的一位十进制8421BCD码的各位分别为A,B,C,D,其中A为最高位;输出为F。根据题意,列出真值表如下:化简后的结果:逻辑电路如下所示:...原创 2020-06-26 22:31:20 · 13671 阅读 · 1 评论 -
数字逻辑练习题(五) 分析下图所示组合逻辑电路的功能
分析下图所示组合逻辑电路的功能一、题目描述分析下图所示组合逻辑电路的功能要求:(1)写出该电路输出(L1,L2,L3)的逻辑函数表达式;(2)列出真值表;(3)描述该电路的功能。二、题目解答(1)列出逻辑表达式(2)列出真值表(3)电路功能:此电路可作为一位二进制数字比较器,输入为A、B(要比较的两个数字),输出为比较结果为L1、L2、L3。其中L1代表“A>B”,L2代表“A<B”,L3代表“A=B”。...原创 2020-06-26 22:23:25 · 12546 阅读 · 2 评论 -
数字逻辑练习题(四)用卡诺图化简下面的函数为最简“与-或”式
用卡诺图化简下面的函数为最简“与-或”式一、题目描述(1)(2)二、题目解答(1)(2)原创 2020-06-26 22:16:43 · 12955 阅读 · 5 评论 -
数字逻辑练习题(三)用代数法化简下面的函数为最简“与-或”式
用代数法化简下面的函数为最简“与-或”式一、题目描述:用代数法化简下面的函数为最简“与-或”式:二、题目解答(1).(2).原创 2020-06-26 21:54:37 · 10384 阅读 · 2 评论 -
数字逻辑练习题(二)
数字逻辑练习题一、判断题1.边沿JK触发器比主从JK触发器的抗干扰性更强。正确答案: √2.基本RS触发器和可控RS触发器存在约束条件,但主从RS触发器就不用约束条件了。正确答案: ×3.带直接置位、复位端的可控RS触发器中,当置位或复位端信号为有效信号时,该触发器将不受CP控制信号的影响而直接置位或复位。正确答案: √4.74LS85是一种四位二进制数值比较器,它可以用来判断两个四位二进制数的大小关系,但它不能通过级联用在更多位数值数据的比较。正确答案: ×5.JK触发器具有的功能是:原创 2020-06-26 21:20:06 · 2138 阅读 · 0 评论 -
数字逻辑练习题(一)
数字逻辑练习题1.真值表是研究数字逻辑的重要分析工具。如果输入变量有三个,输出函数对应的结果就有___种情况,真值表中就要列出对应数目的行。正确答案第一空:82.数字逻辑电路中有三种基本的逻辑,即与、___ 、___ 逻辑,任何复杂的逻辑都可以由这三种基本逻辑或它们的适当组合来表示。正确答案第一空:或第二空:非3.在实际的逻辑问题中,在真值表内对应于变量的某些取值组合不允许出现,或者变量之间具有一定的制约关系,在这些取值下函数的值可以是任意的,或者这些变量的取值根本不会出现,这些变原创 2020-06-26 21:10:29 · 3129 阅读 · 0 评论 -
Proteus中如何实现按一次键使得74LS161计数器中数值加一并且显示在数码管上
Proteus中如何实现按一次键使得74LS161计数器中数值加一并且显示在数码管上这是74LS161在Proteus中的样子现在要实现按一次键74LS161计数器就数值加1,按理来说74LS161是要来一次CLK上升沿才会开始计数数值加1,也就是说需要一个按键,按一次就能实现一次CLK上升沿,那么这个元件就是没错,它的元件名字就叫BUTTON,想要找到它就要在元件模式那里PICK它。但是有了这个BUTTON是不够的,它的连接方式是特殊的,博主也尝试了好多次呢,后来经过查询各种资料才找到正确的连接原创 2020-06-16 16:43:51 · 5663 阅读 · 4 评论 -
数字逻辑触发器(二) 集成触发器
集成触发器一、维持阻塞触发器1.其解决空翻问题的方法:利用电路内部的维持阻塞线产生的维持阻塞作用来客服空翻,维持是指在CP=1期间,输入信号发生变化的情况下,使应该开启的门维持畅通无阻,使其完成预定的操作,阻塞是指在CP期间,输入信号发生变化的情况下,使得不应该开启的门处于关闭的状态,阻止产生不应该的操作。2.结构图2.逻辑功能表ps:维持阻塞触发器一般是在CP脉冲的上升沿接收输入信号并改变输出状态。其他时间触发器都处于保持状态,也就是说触发器状态的改变时刻实在CP脉冲的上升沿。上图表示的逻原创 2020-05-11 14:59:16 · 7379 阅读 · 0 评论 -
数字逻辑触发器(一)
触发器一、定义:是一种具有记忆功能的逻辑部件,具有两个稳定的输出状态,用这两个稳定的状态来表示二值信号的0和1,在外界输入信号的激励下,触发器的输出状态会发生改变。二、触发器的种类举例:基本RS触发器、主从触发器、维持阻塞触发器、D触发器、JK触发器。三、基本RS触发器1.基本RS触发器的结构ps:Rd为直接复位端或置0端,Sd为直接置位端或者置1端。2.基本RS触发器逻辑功能分析①真值表ps:Rd=Sd=0是禁用状态②状态图:③可以分析得出特征方程为④波形图四、可控RS触原创 2020-05-11 11:41:31 · 3928 阅读 · 0 评论