自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(2)
  • 收藏
  • 关注

原创 自学FPGA之AD/DA

AD转换器:将模拟量转为数字量。DA转换器:将模拟量转换为数字量。网络权电阻DAC将数字量分别按其权重转化为模拟量。权电阻网络中电阻越大,则电流越小故权重越小AD转换原理将原始信号与冲激串相乘,然后获得采样信号,但是取样频率必须大于或等于原始信号的二倍才能保证原始信号在后续被无失真的还原。然后将每个采样点按位宽化为采样区间,在这个区间的采样点就被量化为这个数字量,这就完成了模数转换。

2023-08-26 18:18:53 726

原创 自学FPGA之时钟资源学习笔记

7系FPGA使用了专用的全局(Global)时钟和区域(Regional)时钟资源来管理和设计不同的时钟需求.Clock Management Tiles(CMT)提供了时钟合成(Clock Frequency synthesis),倾斜校正(deskew),过滤抖动(jitter flitering)功能。Clock Backbone 是全局时钟线贯穿整个FPGA并使能BUFG(全局时钟缓存器),且在控制区域模块充当时钟时与BUFH共享Horizontal Clock Row时钟通道。

2023-08-22 23:07:09 375 1

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除