- 博客(1)
- 收藏
- 关注
原创 高速电路设计实践
(对于极高频信号1GHz以上的,不成立,上升时间可能达到信号周期的20%)没有现成电路情况下,可假设信号的上升沿时间为信号周期的7%,信号有效频率。事实上,设计中需要考虑的最高频率往往取决于信号的有效频率(或称转折频率)第三步,对电源电路、逻辑设计、时钟和复位电路等功能模块的调试可并行进行。,则信号为高速信号,反之,则为低速信号。第二步,对单板上可编程器件程序的加载。低速时:C视为断路,L视为短路;高速时:C视为短路,L视为断路。第一步,获取信号的有效频率。计算出信号的有效波长。高的才属于高速设计。
2024-07-16 23:34:33 321
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人