Vivado
文章平均质量分 92
whitebearjj
这个作者很懒,什么都没留下…
展开
-
从零开始的FPGA学习(2)(用三八译码器实现一位全加器)
从零开始的FPGA学习(2)第二个任务:用三八译码器实现一位全加器基础任务和提高任务三八译码器源文件三八译码器仿真拓展任务 (含封装IP核)IP核封装一位全加器源文件一位全加器仿真最终实现第二个任务:用三八译码器实现一位全加器基础任务和提高任务(1)基础任务:设计一个带有使能端的三八译码器,要求使能端输入由三个,一个高电平输入有效,两个低电平输入有效,输入端是高电平输入有效,输出端是低电平输出有效,即74LS138,拨码开关作为输入,发光二极管作为输出。(2)提高任务:在基础任务的基础上,输出用一位原创 2021-03-29 20:49:25 · 16457 阅读 · 5 评论 -
从零开始的FPGA学习(第一个任务:多数表决器)
从零开始的FPGA学习第一个任务:多数表决器(1)基础任务(2)提高任务(3)拓展任务简单说明:这里我们采用VIVADO软件进行仿真和编译,使用的语言为Verilog语言,这篇博客记录自己的从零开始的学习过程,还是个新人学习过程中可能会遇到问题,如有问题请在评论区中提出会尽快更正的。第一个任务:多数表决器(1)基础任务选择一个人数的表决器,每个人用一位表示(如 9 人表决器就是 9 位二进制),1 表示同意,0 表示不同意,超过半数表示通过,由一位发光二极管显示输出,通过用 1 表示,发光二极管亮,原创 2021-03-24 18:25:10 · 7872 阅读 · 7 评论