扫描RLO的信号上升沿:
在 "CLK" 能流输入中检测到正跳变(0->1)时,Q 输出能流或者逻辑状态为 TRUE。 P_TRIG 指令不能放置在程序段的开头或结尾。
- 扫描RLO的信号下降沿:
在 "CLK" 能流输入中检测到负跳变(1->0)时,Q 输出能流或者逻辑状态为 TRUE。 N_TRIG 指令不能放置在程序段的开头或结尾。
- 置位/复位触发器:
SR 是复位优先锁存,其中复位优先。 如果置位 (S) 和复位 (R1) 信号都
为真,则地址 INOUT 的值将为 0。
- 复位/置位触发器:
RS 是置位优先锁存,其中置位优先。 如果置位 (S1) 和复位 (R) 信号都
为真,则地址 INOUT 的值将为 1。
- 检测信号上升沿:
分配的背景数据块用于存储 CLK 输入的前一状态。在 CLK 能流输入 (LAD) 中检测到正跳变(0->1)时,Q 输出能流或者逻辑状态为 TRUE。在 LAD 中,R_TRIG 指令不能放置在程序段的开头或结尾。
- 检测信号下降沿:
分配的背景数据块用于存储 CLK 输入的前一状态。在 CLK 能流输入 (LAD) 中检测到负跳变(1->0)时,Q 输出能流或者逻辑状态为 TRUE。 在 LAD 中,F_TRIG 指令不能放置在程序段的开头或结尾。