自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(6)
  • 收藏
  • 关注

原创 Verilog用计数器实现奇分频或偶分频

是几分频计数器就计多少个数,然后posedge clk 产生一个中间变量(拉高一半加0.5个时钟周期),negedge clk 产生一个中间变量(拉高一半加0.5个时钟周期),错开半个时钟周期,让它们逻辑相与(拉高一半减0.5个时钟周期的时候是逻辑相或)不管是奇分频还是偶分频,其实都是周期的倍增,所以只要用计数器计满倍增后一个时钟周期的个数(几分频就计几个数)是几分频计数器就计多少个数,然后记到一半时取反,比如四分频。

2023-07-11 09:55:47 152 1

原创 Verilog按键消抖

计数到最大值保持,计数到最大值减一时拉高一个标志信号,表明按键被按下。当系统检测到按键为低电平时 cnt_20ms。计数器就计数,当检测到按键为高电平时。

2023-07-10 09:21:39 283 1

原创 Verilog怎么对信号延时N个clk

这里赋值长位宽赋值给短位宽,截断长位宽的高位,这里是延时50个时钟周期。2.利用拼接,延时多少个clk,N就等于多少。1.利用寄存器延时,适用于延时时间较短。

2023-07-07 22:43:54 1272

原创 Verilog判断信号的上升沿或下降沿

然后将原来的信号与延时后的信号进行相与或者相或。

2023-07-07 20:36:40 333 1

原创 D触发器。

总的来说,对于边沿(上升)触发的D触发器,当CLK=↑时,Q输出为D。只在时钟的上升沿时,Q的状态才会发生变化。

2023-05-31 17:11:24 254 1

原创 关于单片机EA引脚是否要接高电平

EA引脚的功能是程序存储器的内外部选通,接低电平从外部程序存储器读指令,如果接高电平则从内部程序存储器读指令。一般EA为高电平,使用内部存储器。如果程序很大,内部存储器不够,就要把EA置低,这样才能使用外接存储器。EA接高电平,在地址不超过片内ROM地址范围时,指令取自片内,超过时从片外取。接高电平时:先使用内部程序存储器,内部存储器不够用时自动转到外部程序存储器。默认情况下EA要接高电平。接低电平时:直接使用外部程序存储器,内部程序存储器就没用了。因为单片机内部存储器越来越大,所以外接存储器越来越少。

2023-04-05 11:10:02 2369 1

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除