自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(6)
  • 收藏
  • 关注

原创 基于FPGA的UART实现(学习笔记)

tx发送时采用AXI4协议中握手信号,以自身输出的ready信号与上级输入的vaild信号进行握手进行数据传输。在握手后,立刻拉低ready,进行数据输出。数据输出完后,拉高ready,ready分有校验位拉高和无校验位拉高。首先,UART的目标是实现一个稳定的波特率,同时尽可能的降低误码率。UART:速率最高2Mbps(基本出现到达极限),2Mbps已经不稳定,1Mbps接收1w个byte误码率为0。对于发送数据,采用计数器开始计数。在ready拉低期间,不断右移数据,将最低位数据不断通过tx发送出去。

2023-07-16 09:52:49 270 1

原创 FPGA常用电平标准以及LVDS注意事项

当外部输入LVPECL电平时,而FPGA是LVDS时,需要硬件使用电阻网络将LVPECL电平转换为LVDS电平;TTL:+5V/+3.3V为高电平,0为低电平,用三极管单端输出(串口模块:USB转TTL),大多几十兆。CMOS:MOS管单端输出,功耗低,反转快。单端:信号由一根导线输出,+5V/+3.3V为高电平,0为低电平。LVDS:低压差分信号,理论上最高频率2Ghz,大多几百兆。LVPECL:高速差分,PECL差值更大,抗干扰能力更强。差分:信号由两根导线输出,抗干扰能力强。

2023-07-12 12:23:40 2807 2

原创 Xilinx MIG IP核调试经验

MIG IP核调试经验

2023-02-15 20:31:26 334

原创 FPGA按键消抖模块设计

按键消抖模块

2022-08-04 16:41:28 626

原创 Xilinx 文件的编写

Xilinx coe文件数据写入

2022-08-04 16:01:37 511

原创 接口:基于FPGA的HDMI接口设计

这篇文章只是一周的学习记录,由于本人只学习了如何利用HDMI传输视频图像并没有传输音频,所以这篇文章只有一个彩条实验。本人想写这篇博客只是对自己学习过程过程中产生的问题的一个记录,其中有些代码是自己借鉴后添加到自己工程中,有问题的代码我没有贴出,后续调通后会贴出代码。本人是一个FPGA的新学者,因为网上很多例程说的都不清楚,所以想通过这种方式有一个记录,如有侵权,指出后,会进行删除。如有不正确的地方也欢迎指出。一、HDMI概述HDMI(High_Definition ...

2022-04-16 17:42:54 10677 12

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除