FPGA常用电平标准以及LVDS注意事项

单端:信号由一根导线输出,+5V/+3.3V为高电平,0为低电平。

差分:信号由两根导线输出,抗干扰能力强。

TTL:+5V/+3.3V为高电平,0为低电平,用三极管单端输出(串口模块:USB转TTL),大多几十兆

CMOS:MOS管单端输出,功耗低,反转快。频率低于150Mhz建议CMOS标准,高于150M时。

LVDS:低压差分信号,理论上最高频率2Ghz,大多几百兆

LVPECL:高速差分,PECL差值更大,抗干扰能力更强

当外部输入LVPECL电平时,而FPGA是LVDS时,需要硬件使用电阻网络将LVPECL电平转换为LVDS电平;

TMDS:差分信号,针对HDMI视频传输

SSTL,HSTL:专用于DDR存储器的单端标准

LVDS注意事项:2.5V或者1.8V。在使用LVDS时间,BANK供电一定要为2.5或者1.8。如果供电为3.3V那么只能使用LVDS的接收功能。

  • 1
    点赞
  • 18
    收藏
    觉得还不错? 一键收藏
  • 2
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值