自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(10)
  • 收藏
  • 关注

原创 【Python Numpy】关于用numpy object对象类型 load savez读写Python的字典类型dict

最近在用Python写一些人工智能相关的代码,然后想把神经网络,数据和其它的一些参数保存了下来。这里就想到了用Numpy压缩保存命令savez,但是之前只有存储过数组,并没有试过存其它的Python类如dict等.就是先把numpy 对象转成一个一维的数组,然后再访问便可。通过一番折腾后最终发现可以这样来获取想要的字典数据,当访问object对象里的数据时,遗憾的就报错了。然而就壮了胆的尝试了一下以下的代码,

2022-10-23 21:13:31 582 1

原创 【华大九天Aether芯片EDA模拟电路仿真 Centos7安装】

最近在学习模拟电路,然后想试一试国产的芯片EDA工具。

2022-08-01 05:13:25 14876 36

原创 【Verilog - 组合逻辑 - 基础3】4. 与或门-1

【Verilog - 组合逻辑 - 基础3】4. 与或门-11. 介绍1.1 与门介绍1.2 或门介绍2.0 与门在verilog的建模2.1 与门-行为极模型2.2 与门-门极模型2.3 与门-电路极模型3.0 或门在verilog的建模3.1 或门-行为极模型3.2 或门-门极模型3.3 或门-电路极模型3.4 测试结果4.0 与非门4.1 与非门4.2 与非门-门极模型4.3 与非门-电路极模型5.0 或非门5.1 或非门-行为极模型5.2 或非门-门极模型5.3 与门-电路极模型6.0 与非门和非门

2022-05-26 08:15:33 3162

原创 【Verilog - 组合逻辑 - 基础2】3. 是非门

【Verilog - 组合逻辑 - 基础2】3. 是非门1.0 介绍1.1 非门1.1.1 非门 - 行为1.1.2 非门 - 门1.1.3 非门 - 电路1.2 缓冲器(是门)1.2.1 缓冲器 - 行为1.2.2 缓冲器 - 门1.2.3 缓冲器 - 电路1.3 多个宽度的非门1.3.1 非门 - 行为1.3.2 非门 - 门1.3.3 非门 - 电路1.4 参考全则必缺,极则必反《吕氏春秋·不苟论·博志》是是非非谓之知,非是是非谓之愚《荀子·修身》1.0 介绍是非的辩证是人生中不可不面临的

2022-05-26 06:45:26 960

原创 【Verilog - 组合逻辑 - 基础1】2. 导线与连接

【Verilog - 组合逻辑 - 基础1】2. 导线与连接1.0 介绍1.1 简单连接千举万变,其道一也。《荀子·儒效》1.0 介绍Verilog的导线是最基本的元件,每个硬件都离不开它。1.1 简单连接最简单的连接如下:module xian1(input jia, output yi); assign yi = jia;endmodule可以这样来测试,//模拟module xian1(input jia, output yi); assign yi = jia;end

2022-05-26 02:51:04 794

原创 1. Verilog的运行方式 - 模型 + 测试 (Epicsim/Iverilog)

1.Verilog的运行方式1.0 verilog模型框架1.1 电路模型1.2 逻辑门模型1.3 行为模型2.0 verilog仿真框架2.1 测试框架3.0 合并模型和测试框架3.1 连接3.2 测试数据4. 注意的点4.1 input, output4.2 reg/wire4.3 ;和begin/end4.4 时序#4.5 $display1.0 verilog模型框架Verilog是一门可以来描述硬件的语言。硬件有几个层面:物理 - 材料的模型,如半导体,化学等等电路 - 场效管/晶体管

2022-05-24 08:23:32 1782

原创 【Verilog - 安装1】0. 安装RTL/Verilog模拟器epicsim

0. 安装RTL/Verilog模拟器epicsim1.0 介绍1.1 环境1.2 下载依赖1.3 下载原代码1.4 按照git上的步进行1.5 测试参考1.0 介绍为是么学习verilog编程呢?这是我以下的原因:电子专业必修的适合从半导体,电脑工程的岗位学习二进制背后的哲学思想(也与易经有关系)有了原因和动力,就可以踏上学习之路了!1.1 环境我用的是deepin操作系统的。Windows wsl,ubuntu都应可以。如同C++代码对应g++/visual studio, 或j

2022-05-24 07:02:02 558

原创 HarmonyOS鸿蒙安装OpenCL-1.2

本篇结构前言如何在HarmonyOS上运行OpenCL查看HarmonyOS上运行的OpenCL版本下一步前言之前谈到如何使用Windows平台搭建OpenCL的C库。今天打算做同样的事,只不过这次是在华为HarmonyOS鸿蒙手机搭建。如何在HarmonyOS上运行OpenCL我用的开发平台是华为的DevEco 2.1,用其它版本的应该也不会有太大的区别。先创造一个新的Native C++项目:ProjectName随便起名,值得注意的是Package Name需要记一下,过一会在华为的开发

2021-12-29 09:46:41 876

原创 Windows安装OpenCL和测试-1.1

如何在Windows上安装OpenCL并行计算库

2021-12-28 09:25:23 3113

原创 用Vue来学数据结构与算法-数组队列

从零开始,用Vue来学数据结构与算法 (1-队列)你好! 今天想简单的介绍一下这系列文章的主要主旨:通过Vue来学习数据结构与算法。本文章的启发点是从尚硅谷的数据结构与算法而来的第一个要关注的数据结构是队列。他是建立在数组的基础之上。在此文章的结尾,会学会这么做一下的网页应用。他的作用包括模拟一个排队结构(先进者,先离也),解决信号(比如硬件鼠标的事件/interrupts)排队的规划。创建vue队列数组我们先要创造一个网页页面。为了简化复杂性而关注于vue和数据结构,我只用了html + vu

2020-07-02 20:27:04 941

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除