《 输入输出技术 》
- 内存与接口地址的编址方法
- (独立编址):完全独立的两个地址空间
- (统一编址):一个公共的地址空间
- 计算机和外设间的数据交互方式
- 程序控制(查询)方式: CPU查询与外设数据传输为 串关系
- 程序中断方式: CPU查询与外设数据传输为 并关系
- DMA(直接主存存取)方式: CPU参与度少,整体效率高,“并关系”
- DMA方式(直接主存存取)
- 在一个总线周期结束后,CPU会响应DMA请求开始读取数据;CPU响应程序中断方式是在一条指令执行结束后
- 中断流程:
- 保存断点:PC
《总线结构》
- 总线:任何连接两个以上电子元器件的导线;基本接到主板上
- 内部总线:肉眼看不到
- 考试的总线类型(皆属系统总线)
a. 数据总线:并行数据传输位数(32 / 64 位)
b. 地址总线:系统可管理的内存空间大小(32位系统内存只有2 ^ 32 B = 4 GB,显示不出来;64位则有2 ^ 64 位,可显示)
c. 控制总线:传送控制命令
- 单总线结构在一个总线上适应不同种类的设备,设计复杂导致性能降低
- 串行总线适合长距离低速数据传输,但线间串扰会导致速率受限
- 并行总线适合近距离高速数据传输,易提高通信时钟频率来实现高速数据传输
- 单工总线:设备A与设备B之间有一条总线,只能一个方向传输信息(A -> B)
- 半双工总线:设备A与设备B之间有一条总线,可以两个方向传输信息,但是同一时刻只能在一个方向传输信息(A -> B / B -> A)
- 全双工总线:任意时刻,可以A -> B 或 B -> A
《 计算机可靠性 》
- 串并联系统可靠性
1. 串联系统:一个设备崩溃,整个崩溃
- 可靠性:R = R1 * R2 * R3 * … * Rn
2. 并联系统:所有设备崩溃,整个崩溃
- 可靠性:R = 1 - (1 - R1) * (1 - R2) … * (1 - Rn)
3. N模冗余系统:少数服从多数