《数字电子》

题目:按键,只有指导老师加其他一名或两名老师按键,答辩才能通过。(1)列出电路的真值表;(2)写出逻辑函数的最简表达式;(3)用与非门画出逻辑图。

题目:电气工程专业数字电子课程绘图题:试用与非门设计一个三人表决器:要求三位老师(A、B、C)(其中A为指导老师) 按键,只有指导老师加其他一名或两名老师按键,答辩才能通过。(1)列出电路的真值表;(2)写出逻辑函数的最简表达式;(3)用与非门画出逻辑图。

题目:电气工程专业数字电子绘图题:试用与非门设计一个三人表决器:要求三位老师(A、B、C)(其中A为指导老师) 按键,只有指导老师加其他一名或两名老师按键,答辩才能通过。(1)列出电路的真值表;(2)写出逻辑函数的最简表达式;(3)用与非门画出逻辑图。

题目:17、A/D转换器是可以实现()

题目:16、D/A转换器是可以实现()

题目:10、()

题目:13、74LS161是一个()

题目:8、74161集成芯片,是一个()

题目:6、CMOS逻辑门电路具有()

题目:9、二进制数是以()

题目:7、存储器以()

题目:9、用一片集成四位二进制计数器,可以构成()

题目:1、时序逻辑电路的逻辑功能可用()

题目:7、三位二进制计数器,共有()

题目:17、4位移位寄存器构成的扭环计数器是模()

题目:3、能将输入信号变成二进制代码的电路称为()

题目:5、单稳态触发器一般不适用于()

题目:11、施密特触发器一般不适用于()

题目:12、()

题目:9、D触发器的输入端子有()

题目:4、静态RAM利用()

题目:9、()

题目:6、D触发器是在CP脉冲作用下,根据输入信号D,具有()

题目:13、多位数码比较器有串联和并联两种位数比较扩展方式。用()

题目:8、功能为“有0出1,全1出0”的门电路是()

题目:5、存储矩阵由许多存储单元组成。每个存储单元可存放()

题目:1、半导体存储器可以用来存放数据、资料等()

题目:11、一个16选一的数据选择器,至少要有()

题目:14、用一片74LS161芯片,可以构成()

题目:5、一个6进制的计数器,是一个()

题目:10、逻辑代数中的变量,只有()

题目:9、4K×8的存储器芯片有()

题目:6、用4个JK触发器,构成12进制计数器,其中有()

题目:11、在逻辑代数中,有()

题目:7、TTL逻辑门具有()

题目:10、当()

题目:5、若要对100个信息进行编码,则在输出端至少需要()

题目:11、若用4K×4的芯片扩展为8K×8存储器系统,共需()

题目:18、一个存储矩阵有64行、64列,则存储器的容量为()

题目:8、对于优先编码器,同一时刻允许()

题目:5、JK触发器具有()

题目:6、二进制译码器,输入4位二进制代码,输出有()

题目:4、和CMOS门相比,TTL逻辑门具有工作()

题目:14、n个逻辑变量,共有()

题目:数字电路中最基本的运算电路是加法器。()

题目:环形振荡器输出矩形方波,可用作数字电路中的信号源。()

题目:数字系统和模拟系统之间的接口常采用()

题目:数字系统设计分为自下而上和自上而下的设计方法。()

题目:D/A转换器是可以实现()

题目:A/D转换器是可以实现()

题目:17A/D转换器是可以实现()

题目:10()

题目:2、以下正确的是()

题目:(分数:3 分)

题目:某模/数转换器的输入为0~5V模拟电压,输出为8位二进制数字信号()

题目:。则该模/数转换器能分辨的最小模拟电压为()。A.0.01V

题目:某模/数转换器的输入为0~5V模拟电压,输出为8位二进制数字信号()

题目:3、有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为()

题目:(分数:2 分)

题目:二进制是以()

题目:一个无符号10位数字输入的DAC,其输出电平的级数为()

题目:设周期性数字波形的高电平持续6ms,低电平持续10ms,占空比为()

题目:8位D/A转换器,满度输出电压25.5V,当输入数字量为11101101时,输出电压是()

题目:DAC的分辨率就是当输入数字信号最低位变化1时,输出模拟电压的变化量。()

题目:十进制就是以阿拉伯数字为基数的计数体制。()

题目:与十进制相比二进制的优点是()

题目:双积分型A/D转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。()

题目:一个无符号8位数字量输入的DAC,其分辨率为()

题目:即采样保持、量化、编码。()

题目:DAC是将输入的数字量转换成输出的模拟量的器件。()

题目:下列哪些信号不属于数字信号()

题目:数据分配器和()

题目:数字电压表的分辨力随显示位数的增加而提高,反映出仪表灵敏度的高低。()

题目:数值比较器在比较两个多位数的大小时,是按照从低位到高位的顺序逐位比较的。()

题目:电路的噪声容限越大,抗干扰能力愈强。()

题目:?按键,只有指导老师加其他一名或两名老师按键,答辩才能通过。(1)列出电路的真值表;(2)写出逻辑函数的最简表达式;(3)用与非门画出逻辑图。

题目:和TTL门相比,CMOS逻辑门电路具有()

题目:6CMOS逻辑门电路具有()

题目:4LS161是一个()

题目:二进制数是以()

题目:9二进制数是以()

题目:存储器以()

题目:用一片集成四位二进制计数器,可以构成()

题目:三位二进制计数器,共有()

题目:4位移位寄存器构成的扭环计数器是模()

题目:逻辑门的多余输入端可以和有用端并接使用。

题目:存储器的容量越大,表示存储器存储的数据越多。

题目:数据选择器是在一些选择信号的控制下,从多路输入数据中选择一路作为输出。它的作用相当于多个输入的单刀多掷开关。

题目:存储容量是指存储器所存放的字数与地址数的乘积。

题目:输入全为低电平“0”,输出也为“0”时,必为“与”逻辑关系。

题目:要存放n位二进制数码,需要2n个触发器。

题目:RS触发器的输入信号RS之间有约束。

题目:对于同步计数器,各触发器受控同一计数脉冲。各进位信号并行产生,速度快,电路复杂。

题目:用集成计数器构成任意进制计数器时,常用反馈归0法和反馈置数法。

题目:OC门可以实现“线与”功能。

题目:用0和1描述输入、输出逻辑关系的表格称为真值表。

题目:用74LS138和与非门可以实现三变量的组合逻辑函数。

题目:或逻辑关系是“有0出0,见1出1”。

题目:RAM存储器一般由存储矩阵、地址译码、读/写控制电路组成。

题目:单稳态触发器的输出脉宽只取决于参数R、C,和触发脉冲无关。

题目:逻辑表达式A+A=2A。

题目:或非门的多余输入端不能接“1”。

题目:边沿触发器只有在有效的时钟沿才能触发翻转。

题目:RAM的缺点是数据易失,即一旦掉电,所存的数据全部丢失。

题目:多谐振荡器工作时不需要输入信号,电路可从一个暂稳态自动翻转到另一个暂稳态。

题目:D/A转换器的输入数字量位数越多,分辨率越高。

题目:存储器以位为单位进行读写操作。

题目:半导体存储器是用来存放数据、资料等二值信息的部件。

题目:存储器字长有几位,数据线就有几条

题目:BCD码是指用4位二进制代码来表示十进制数的十个数码。

题目:时序逻辑电路中含有记忆单元。

题目:输入不同,输出为1;输入相同,输出为0的逻辑运算是与或非运算。

题目:同步时序逻辑电路各触发器同时具备时钟触发翻转的条件。

题目:不同的字具有不同的地址,存储器进行读写操作时,可按地址进行访问。

题目:一个逻辑函数的真值表是唯一的,但卡诺图是不唯一的。

题目:普通的TTL与非门可以线与。

题目:优先编码是指允许两个或两个以上的信号同时输入,电路只对优先级别高的信号进行编码,对级别低的信号不予理睬。

题目:移位寄存器中的数据可以在移位脉冲作用下依次逐位右移或左移,数据可以并行输入、并行输出,串行输入、串行输出,并行输入、串行输出,串行输入、并行输出。

题目:单稳态触发器的有两个稳态。

题目:格雷码属于无权代码。

题目:555定时器的基本应用电路有单稳态触发器、施密特触发器、自激多谐振荡器。

题目:任一逻辑函数都可表示为唯一的最小项之和的形式。

题目:用两片四位二进制计数器集成芯片,可以构成100进制的计数器。

题目:串行进位加法器电路简单、但速度较慢,并行进位加法器速度较快、但电路复杂。

题目:一个10进制的计数器,也是一个10分频器。

题目:寄存器是用来存放二进制数据或代码的电路。

题目:用4k×1的存储器芯片扩展为4k×8的存储器系统,要采用字扩展的方式。

题目:常用的脉冲整形电路有单稳态触发器、施密特触发器,自激多谐振荡器。

题目:触发器有两个稳定状态,在外界信号作用下,可以从一个稳态转变为另一个稳态;无外界信号作用时状态保持不变。

题目:存储器所包含的总存储单元数是指存放的字数。

题目:能对两个1位二进制数进行相加并考虑低位来的进位,即相当于3个1位二进制数的相加,求得和及进位的逻辑电路称为半加器。

题目:异步时序逻辑电路结构简单,速度慢。

题目:施密特触发器具有两个暂稳态。

题目:具有“有1出0,全0出1”功能的逻辑门是或非门。

题目:T触发器的T=1时,就构成翻转型触发器。

题目:组合逻辑电路的输出只取决于输入信号的现态。

题目:逻辑等式A+AB=A+B成立。

题目:单稳态触发器的暂稳态经一段时间可自动回到稳态。

题目:施密特触发器在工作时,当输入达到其阈值时,输出状态会翻转。

题目:用4k×4的芯片扩展为16k×8的存储器系统,需4片。

题目:数据选择器四选一,当地址码为00时,选择D3作为输出。

题目:组合逻辑电路含有记忆单元。

题目:若两个逻辑表达式相等,则它们的对偶式也一定相等。

题目:3线—8线译码器电路是三—八进制译码器。

题目:异或运算只具有两个输入逻辑变量。

题目:译码是把有特定含义的不同二进制代码翻译出来,转换为控制信号。

题目:同或的逻辑关系是输入相同,输出为1;输入不同,输出为0。

题目:基本寄存器的数据只能并行输入、并行输出。

题目:时序逻辑电路的输出信号只与当时的输入信号有关,与电路的原状态无关。

题目:利用一片74LS290可以构成一个12进制计数器。

题目:用来完成两个二进制数的大小比较的逻辑电路称为数值比较器。

题目:JK触发器的输出与输入有关,和电路原状态无关。

题目:n个触发器组成的计数器,共有n个状态。

题目:十六进制数是以16为基数的计数体制,具有10个不同的数码。

题目:D触发器具有翻转的功能。

题目:二进制计数器每输入一个计数脉冲,最高位的状态改变一次。

题目:一个字所包含的位数,称为存储器的容量。

题目:8421码、余3BCD码均是有权代码。

题目:多谐振荡器无稳定状态,有两个暂稳态。

题目:RS触发器可存储一位二进指数。

题目:时钟触发器具有一个稳态和一个暂稳态。

题目:三态门的输出除0、1两个状态外, 还有第三态,即高阻态(禁止态)。

题目:A/D转换是将时间连续、数值连续的模拟量转为时间、数值均离散的数字信号。

题目:仅具有置“0”和置“1”功能的触发器称为D触发器。

题目:二进制译码器每输入一组代码,只有与其对应的输出端信号无效,其他输出端信号都有效。

题目:无关项的意义在于它的值可以取0或取1。

题目:二进制计数器每经一级触发器,输出脉冲的频率降低一倍。

题目:使用3个触发器构成的计数器最多有8个有效状态。

题目:电流从驱动门流向负载门称为灌电流负载。

题目:CMOS门电路具有功耗大,扇出数高,抗干扰强,工作速度快的特点。

题目:L=A•B表示或运算。

题目:具有“有1出0,全0出1”功能的逻辑门是与非门。

题目:用3/8译码器,可把一个数据信号最多分配到3个不同的通道上去。

题目:施密特触发器可将缓变的正弦信号整形成为同频率的数字信号。

题目:8421BCD码从高位到低位的权值依次为8、4、2、1。

题目:用8选一数据选择器实现三变量的组合逻辑函数时,8个数据输入端只需正确的送入常量0或1即可。

题目:实现否定的逻辑关系,称为非逻辑。

题目:1kB的存储器芯片,其字长为2。

题目:74LS138是一个8选1的数据选择器。

题目:JK触发器只具有置0和置1的功能。

题目:有回差,抗干扰强的电路叫单稳态触发器。

题目:可以用自激多谐振荡器对已有的信号进行整形产生脉冲信号。

题目:与非门的多余输入端不能接“0”。

题目:施密特触发器一般不适用于(    )电路。

题目:在逻辑代数中,有( )3种最基本逻辑运算。

题目:单稳态触发器一般不适用于(   )电路。

题目:或非门的多余输入端不能接:

题目:组合逻辑电路的输出状态:

题目:1kB的存储器存储容量=:

题目:环形计数器的模M与构成计数器的触发器个数n之间有关系:

题目:施密特触发器具有:

题目:D/A转换器是可以实现( )转换的电路。

题目:单稳态触发器具有:

题目:若要对100个信息进行编码,则在输出端至少需要(   )位二进制代码。

题目:无关项是指:

题目:计数器和数据选择器结合可以构成:

题目:在数字电路中,三极管一般作为一个开关使用,工作稳定时处于:

题目:TTL门电路的输入端悬空或接大电阻相当接:

题目:多位数码比较器有串联和并联两种位数比较扩展方式。用(     )方式,可提高工作速度。

题目:( )电路可将缓变的正弦信号整形成为同频率的数字信号。

题目:用4个JK触发器,构成12进制计数器,其中有( )无效状态。

题目:一个16选一的数据选择器,至少要有(    )位地址选择信号输入。

题目:串行进位加法器:

题目:单稳态触发器的暂稳态:

题目:存储矩阵由许多存储单元组成。每个存储单元可存放( )位二进制数。

题目:RS触发器的触发输入信号之间:

题目:十进制数58所对应的二进制数为:

题目:异步时序逻辑电路,各触发器:

题目:一个6进制的计数器,是一个( )分频器。

题目:对偶规则的意义在于:

题目:JK触发器具有( )的功能。

题目:74138集成芯片是一个:

题目:组合逻辑电路输出、输入之间:

题目:二进制计数器每经一级触发器,输出脉冲的频率:

题目:D触发器是在CP脉冲作用下,根据输入信号D,具有( )功能的电路。

题目:计数器和二进制译码器结合可以构成:

题目:具有“相异出1,相同出0”功能的逻辑门是:

题目:基本寄存器的数据:

题目:4LS161是一个( )的四位二进制加计数器。

题目:最简与或式是指逻辑表达式中的:

题目:乘积项(与项)最少,但每个乘积项中变量的个数最多。

题目:乘积项(与项)最少,且每个乘积项中变量的个数最少。

题目:乘积项(与项)最多,但每个乘积项中变量的个数最少。

题目:2线—4线译码器有:

题目:十六进制数2F所对应的十进制数为:

题目:十进制数58的余3BCD编码是:

题目:8421BCD代码是常用的一种有权BCD代码,各位的权值依次为:

题目:74194是典型的:

题目:能将输入信号变成二进制代码的电路称为(  )。

题目:A/D转换器是可以实现( )转换的电路。

题目:功能为“有0出1,全1出0”的门电路是(    )门。

题目:数据选择器具有:

题目:逻辑代数中的变量,只有( )取值。

题目:触发器具有:

题目:对于优先编码器,同一时刻允许(     )输入。

题目:多谐振荡器具有:

题目:32k×8的存储器有15位地址码,( )条数据线。

题目:同步计数器是指各触发器受控同一计数脉冲。

题目:用一片74LS161芯片,可以构成( )的计数器。

题目:数字信号在时间和数值上均是:

题目:静态RAM利用( )存储信息。

题目:4位移位寄存器构成的扭环计数器是模(   )计数器。

题目:具有“有1出0,全0出1”功能的逻辑门是:

题目:常用的脉冲产生电路:

题目:十六进制数A6E所对应的二进制数是:

题目:若一个计数器的各触发器的状态更新有先有后,进位信号逐级传递,速度慢,电路简单。则它为:

题目:D触发器的输入端子有(      )个。

题目:同步时序逻辑电路所有触发器的时钟输入端都接同一个时钟脉冲。

题目:存储器一个字所包含的位数,称为存储器的:

题目:一个触发器可存放一位二进制数,要存放n位二进制数码,需要有( )触发器。

题目:存储器的存储容量是指所包含的:

题目:三态门具有:

题目:和CMOS门相比,TTL逻辑门具有工作( )的特点。

题目:三位二进制计数器,共有( )有效计数状态。

题目:二进制数是以( )为基数的计数体制。

题目:二进制译码器,输入4位二进制代码,输出有(    )个相互独立的信号。

题目:4k×8的存储器芯片有( )条地址线,8条数据线。

题目:基本RS锁存器在输入信号SR的作用下:

题目:将多个与非门的输出端直接相连,实现各输出端相与的逻辑功能,称为:

题目:触发器有两个互补的输出,且输出不仅与输入有关,还和电路原状态:

题目:对逻辑变量任一组取值,任意两个最小项之积为:

题目:8421BCD码01110010所表示的十进制数是:

题目:既能方便地读出所存数据,又能随时写入新的数据,这种存储器叫做:

题目:与非门的多余输入端不能接:

题目:把公共数据线上的数据,按要求传送到多个不同的输出端的电路叫做:

题目:当JK触发器的J=K=1时,所构成的触发器为:

题目:8k×16的存储器系统:

题目:单稳态触发器可以用于:

题目:若由于某种原因,计数器电路进入某一无效状态,在计数脉冲CP的作用下,电路可自动返回到有效状态循环中来,则称电路:

题目:1GB的存储器系统:

题目:( )电路可用于幅度的鉴别。

题目:二进制数0110110所对应的十六进制数为:

题目:n个逻辑变量,共有(    )个最小项。

题目:7448七段显示译码器,输入为8421BCD码,输出高电平有效,用以驱动:

题目:能对两个1位二进制数进行相加而求得和及进位的逻辑电路称为:

题目:所谓异步清0,是指:

题目:多谐振荡器工作时:

题目:时钟触发器具有:

题目:( )电路,具有回差,抗干扰强。

题目:具有保持和翻转功能的触发器,称为:

题目:时序逻辑电路的输出信号:

题目:存储器以( )为单位进行读写操作。

题目:半导体存储器可以用来存放数据、资料等( )信息。

题目:对逻辑变量任一组取值,所有最小项之和为:

题目:若用4k×4的芯片扩展为8k×8存储器系统,共需( )片。

题目:时序逻辑电路的分析是指已知逻辑电路图:

题目:对于同步计数器:

题目:施密特触发器可用于:

题目:同一个逻辑函数,其常用的逻辑表达式类型有:

题目:三态门的输出状态有:

题目:存储器容量扩展的方法通常有:

题目:或非运算的功能是:

题目:555定时器:

题目:二进制译码也叫:

题目:七段共阴极数码管:

题目:二进制计数器:

题目:进出RAM存储器的三类信号线有:

题目:脉冲信号的获取可以:

题目:二—十进制译码器:

题目:用一片集成四位二进制计数器,可以构成( )进制的计数器。

题目:若只采用二极管作为开关器件,则可以实现:

题目:D/A、A/D转换器的重要参数有:

题目:或非门的多余输入端可以:

题目:当( ),则构成翻转型触发器。

题目:组合逻辑电路:

题目:电路中不含记忆单元(触发器)。

题目:与非门的多余输入端可以:

题目:常用的整形变换电路有:

题目:逻辑函数L=A+AB:

题目:对偶式为A(A+B)。

题目:数据选择器四选一:

题目:4个D触发器组成10进制计数器:

题目:属于组合逻辑电路的是:

题目:组合电路常用的功能描述方法有:

题目:对一个逻辑函数,其(    )是唯一的。

题目:逻辑函数的表示方法有:

题目:对逻辑函数的最小项,有性质:

题目:存储器的技术指标主要有:

题目:74LS151集成芯片:

题目:容量为1kB存储器:

题目:使用OD门时:

题目:74LS138集成3/8译码器:

题目:单稳态触发器主要用于:

题目:数字电路三种最基本的逻辑运算包含:

题目:555定时器的基本应用电路有:

题目:RS触发器在CP脉冲的作用下,根据输入信号RS,可以:

题目:时钟触发器按功能分类有:

题目:D触发器具有的功能有:

题目:用4k×4的存储器芯片扩展为8k×16的存储器系统:

题目:半导体存储器由使用功能的不同分为:

题目:当T触发器的T=1时,则构成:

题目:普通的TTL与非门:

题目:单稳态触发器:

题目:计数器是能对输入的脉冲个数进行计数的电路。可实现:

题目:随机存取存储器(RAM):

题目:普通的CMOS与非门:

题目:32k×8的存储器有:

题目:RAM存储器主要包括的电路有:

题目:一般A/D转换的四个过程包含:

题目:与运算是指:

题目:按照电路的结构和工作原理的不同,数字电路有:

题目:数据选择器是:

题目:加法器有串行进位和并行进位两种连接方式:

题目:触发器有两个互补的输出,且输出不仅与输入有关,还和电路原状态有关,它有:

题目:和CMOS门相比,TTL逻辑门具有( )的特点。

题目:多谐振荡器:

题目:数字信号:

题目:施密特触发器:

题目:十进制数29所对应的:

题目:2线—4线二进制译码:

题目:存储单元是存储器最基本的存储细胞。

题目:74194集成芯片,功能强大,可以:

题目:逻辑函数的最简与或式是指表达式中的:

题目:触发器的逻辑功能可以用( )来描述。

题目:常用的时序逻辑电路有:

题目:锁存器和触发器按电路结构分类有:

题目:时序逻辑电路的逻辑功能可用( )来描述。

题目:T触发器具有的功能有:

题目:异或运算是指:

题目:逻辑函数L=A+B+1:

题目:JK触发器具有的功能有:

题目:和TTL门相比,CMOS逻辑门电路具有( )的特点:

题目:卡诺图化简画圈的原则:

题目:数字电路常用的开关元件有:
 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值