自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(8)
  • 收藏
  • 关注

原创 如何读UART波形

读uart_tx波形

2023-04-17 19:14:00 390

原创 芯片OS测试

OS(open short)通常是芯片最先开始的测试项,可有效降低测试成本。原理是测试芯片内部PIN的保护二极管。

2023-02-17 10:40:01 5561 3

转载 玻纤效应科普

同一条阻抗线,由于不同位置处介质层的有限介电常数不一致,TDR曲线会出现波动,从而影响高速信号的传输质量,影响信号的完整性。由于玻纤布和树脂的相对介电常数相差较大(玻纤布一般在6左右,树脂是2.5),在靠近玻纤的走线上信号感受到的介电常数较大,而在玻纤之间窗口区域走线的信号感受到的介电常数较小,从而导致了玻纤效应。因为产品和速率要求的不同,我们会选用不同的板材,而不同的板材有不同的编织密度,如下图所示,玻纤窗口越小,板材介电常数越均匀。速率越高,信号周期越短,Skew的影响也就越大。

2023-01-06 10:14:44 675

转载 DDR4原理、硬件设计

DDR4的工作原理以及寻址方式、选型、硬件设计注意点、信号部分指标

2022-07-08 10:46:13 6909 4

转载 ESD 静电保护原理和设计

静电放电(ESD: Electrostatic Discharge),应该是造成所有电子元器件或集成电路系统造成过度电应力(EOS: Electrical Over Stress)破坏的主要元凶。 因为静电通常瞬间电压非常高(>几千伏),所以这种损伤是毁灭性和永久性的,会造成电路直接烧毁。 所以预防静电损伤是所有IC设计和制造的头号难题。静电,通常全都是人为产生的,如生产、组装、测试、存放、过程中都有可能使得静电累积在人体、搬运、仪器或设备中,甚至元器件本身也会累积静电,当人们在不知情的情况下.

2022-02-10 19:40:59 9792

转载 2021-10-08 AMBA 系列之 APB 协议

1、简介APB(Advance Peripheral Bus)是AMBA总线的一部分,从1998年第一版至今共有3个版本。AMBA 2 APB:定义最基本的信号 interface, 读写 transfer, APB bridge, APB slave.AMBA 3 APB:增加定义信号 PREADY, PSLVERR 来完成对 wait state 和 Error reporting 的功能。AMBA 4 APB:增加定义信号 PPROT, PSTRB 来支持 secure, su...

2021-10-08 17:14:40 426

原创 从零开始芯片设计流程

需求定义 由应用端提出需求 确定芯片工艺、IP核选型 (IP核 已经编写好的可重用代码模组) RTL数字前端 使用Verilog、HDML硬件描述语言编写代码 功能验证 使用EDA工具 将RTL转换为数字电路 简称逻辑综合 物理版图设计 时序 功耗 面积等指标 寻求最优解...

2021-07-21 14:58:05 568

转载 什么是漏极开路【转】

当你学习电子基础课程的时候可能会遇到一个术语叫做“漏极开路”。在集成电路中,输出引脚为漏极开路是很常见的。一般芯片的数据手册将对输出管脚说明这一点,在如下功能电路图中,其中输出管脚就采用漏级开路输出模式。    漏极开路输出需要接一个上拉电阻(上图中的R),可以利用改变上拉电源的电压,改变输出电平。上拉电阻是接在输出引脚和输出电压(上图中的Vcc)之间,可以获得高电平输出。当内部N沟道场效应管关闭的时候,上拉电阻R会把输出拉到高电平,此时场效应管的漏电流将非常的小。当内部N沟道场效应管导通的时候,它

2021-06-09 15:19:40 8600

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除